Com o desenvolvimento da tecnologia CMOS, os circuitos estão ficando cada vez mais sujeitos a variabilidade no processo de fabricação. Variações estatísticas de processo são um ponto crítico para estratégias de projeto de circuitos para garantir um yield alto em tecnologias sub-100nm. Neste trabalho apresentamos uma técnica de medida on-chip para caracterizar violações de tempo de hold de flip-flops em caminhos lógicos curtos, que são geradas por incertezas de borda de relógio em projetos síncronos. Usando um circuito programável preciso de geração de skew de relógio, uma resolução de medida de ~1ps é alcançada para emular condições de corrida. Variações estatísticas de violações de tempo de hold são medidas em tecnologias CMOS de 130nm e 9...
Variability phenomena in CMOS technologies have become a growing concern in recent years. One of the...
Sintetizadores de frequência são circuitos críticos usados largamente em muitas aplicações de tempor...
O presente trabalho busca investigar técnicas de redução de consumo em circuitos lógicos, abordando ...
Com o desenvolvimento da tecnologia CMOS, os circuitos estão ficando cada vez mais sujeitos a variab...
With the development of Very-Deep Sub-Micron technologies, process variability is becoming increasin...
No regime em nanoescala da tecnologia VLSI, o desempenho dos circuitos é cada vez mais afetado pelos...
International audienceWith the event of nanoscale technologies, new physical phenomena and technolog...
O efeito das variações intrínsecas afetando parâmetros elétricos de circuitos fabricados com tecnolo...
As CMOS technology scales down, Process, Voltage, Temperature and Ageing (PVTA) variations have an i...
Exportado OPUSMade available in DSpace on 2019-08-14T06:35:10Z (GMT). No. of bitstreams: 1 diss_fina...
Com a evolução da tecnologia CMOS, a densidade e a proximidade entre as linhas de roteamento dos Cir...
Technology scaling has brought undesirable issues to maintain the exponential growth rate and it rai...
Concevoir un circuit numérique en technologie CMOS inferieur à 100nm se heurte à de multiples défis ...
Designing digital circuits for sub-100nm bulk CMOS technology faces many challenges in terms of Proc...
Este trabalho visa explorar técnicas de projeto de células que possibilitem a minimização dos efeito...
Variability phenomena in CMOS technologies have become a growing concern in recent years. One of the...
Sintetizadores de frequência são circuitos críticos usados largamente em muitas aplicações de tempor...
O presente trabalho busca investigar técnicas de redução de consumo em circuitos lógicos, abordando ...
Com o desenvolvimento da tecnologia CMOS, os circuitos estão ficando cada vez mais sujeitos a variab...
With the development of Very-Deep Sub-Micron technologies, process variability is becoming increasin...
No regime em nanoescala da tecnologia VLSI, o desempenho dos circuitos é cada vez mais afetado pelos...
International audienceWith the event of nanoscale technologies, new physical phenomena and technolog...
O efeito das variações intrínsecas afetando parâmetros elétricos de circuitos fabricados com tecnolo...
As CMOS technology scales down, Process, Voltage, Temperature and Ageing (PVTA) variations have an i...
Exportado OPUSMade available in DSpace on 2019-08-14T06:35:10Z (GMT). No. of bitstreams: 1 diss_fina...
Com a evolução da tecnologia CMOS, a densidade e a proximidade entre as linhas de roteamento dos Cir...
Technology scaling has brought undesirable issues to maintain the exponential growth rate and it rai...
Concevoir un circuit numérique en technologie CMOS inferieur à 100nm se heurte à de multiples défis ...
Designing digital circuits for sub-100nm bulk CMOS technology faces many challenges in terms of Proc...
Este trabalho visa explorar técnicas de projeto de células que possibilitem a minimização dos efeito...
Variability phenomena in CMOS technologies have become a growing concern in recent years. One of the...
Sintetizadores de frequência são circuitos críticos usados largamente em muitas aplicações de tempor...
O presente trabalho busca investigar técnicas de redução de consumo em circuitos lógicos, abordando ...