Este trabalho visa explorar técnicas de projeto de células que possibilitem a minimização dos efeitos da variabilidade de processo sobre o comportamento elétrico dos circuitos integrados. Para este trabalho foram abordados aspectos de regularidade, principalmente na camada de polisilício. A técnica de folding foi explorada em conjunto com a regularidade como possível metodologia de projeto voltada para a minimização dos efeitos da variabilidade de processo. Leiautes de portas lógicas complexas e básicas foram criadas utilizando tecnologia em 65nm. Os netlists dos leiautes extraídos foram simulados utilizando modelos que refletiam os efeitos da variabilidade sobre os parâmetros tecnológicos mais afetados pela variabilidade de processo. Os pa...
The evolution of integrated circuits technologies demands the development of new CAD tools. The trad...
Com a evolução da tecnologia CMOS, a densidade e a proximidade entre as linhas de roteamento dos Cir...
Esse trabalho tem como objetivo investigar a influência que a diversidade do hardware impõe sobre su...
Este trabalho visa explorar técnicas de projeto de células que possibilitem a minimização dos efeito...
Devido às limitações físicas encontradas nos dispositivos MOSFET, foi necessário introduzir a tecnol...
Circuitos integrados VLSI (Very Large Scale Integration) usando nanotecnologia demandam novos materi...
No regime em nanoescala da tecnologia VLSI, o desempenho dos circuitos é cada vez mais afetado pelos...
O efeito das variações intrínsecas afetando parâmetros elétricos de circuitos fabricados com tecnolo...
Neste trabalho é apresentado um método para redução do número de transistores em circuitos integrado...
Em um conversor analógico/digital com arquitetura "folding" e interpolação, os bits mais significati...
Com o desenvolvimento da tecnologia CMOS, os circuitos estão ficando cada vez mais sujeitos a variab...
Resumo: Na arquitetura duplo "folding" com interpolação, os bits mais significativos são determinado...
Este trabalho apresenta uma avaliação da eficiência do dimensionamento e particionamento (folding) d...
Electronic design automation (EDA) tools play a fundamental role in the increasingly complexity of d...
The evolution of integrated circuits technologies demands the development of new CAD tools. The trad...
Com a evolução da tecnologia CMOS, a densidade e a proximidade entre as linhas de roteamento dos Cir...
Esse trabalho tem como objetivo investigar a influência que a diversidade do hardware impõe sobre su...
Este trabalho visa explorar técnicas de projeto de células que possibilitem a minimização dos efeito...
Devido às limitações físicas encontradas nos dispositivos MOSFET, foi necessário introduzir a tecnol...
Circuitos integrados VLSI (Very Large Scale Integration) usando nanotecnologia demandam novos materi...
No regime em nanoescala da tecnologia VLSI, o desempenho dos circuitos é cada vez mais afetado pelos...
O efeito das variações intrínsecas afetando parâmetros elétricos de circuitos fabricados com tecnolo...
Neste trabalho é apresentado um método para redução do número de transistores em circuitos integrado...
Em um conversor analógico/digital com arquitetura "folding" e interpolação, os bits mais significati...
Com o desenvolvimento da tecnologia CMOS, os circuitos estão ficando cada vez mais sujeitos a variab...
Resumo: Na arquitetura duplo "folding" com interpolação, os bits mais significativos são determinado...
Este trabalho apresenta uma avaliação da eficiência do dimensionamento e particionamento (folding) d...
Electronic design automation (EDA) tools play a fundamental role in the increasingly complexity of d...
The evolution of integrated circuits technologies demands the development of new CAD tools. The trad...
Com a evolução da tecnologia CMOS, a densidade e a proximidade entre as linhas de roteamento dos Cir...
Esse trabalho tem como objetivo investigar a influência que a diversidade do hardware impõe sobre su...