[[abstract]]本創作提出一種新穎架構之具可控PMOS電流源之電壓峰值檢知器,其係由一差動放大器(1)、一電流鏡(2)、一控制電路(3)以及一電容器(C)所組成,其中,該差動放大器(1)係做為比較器使用,該電流鏡(2)係做為充電器使用,用以提供電容器(C)所需之充電電流,且該差動放大器(1)之兩輸入端係分別接受輸入電壓信號及電壓峰?檢知器之輸出電壓回授信號,並提供適當之充電電流給該電流鏡,以便取得輸入電壓波形之峰?做為輸出電壓信號,該差動放大器(1)係包括第一PMOS(P-channel Metal Oxide Semiconductor, P通道金屬氧化物半導體)電晶體(MP1)、第二PMOS電晶體(MP2)、第一NMOS(N-channel Metal Oxide Semiconductor, N通道金屬氧化物半導體)電晶體(MN1)、第二NMOS電晶體(MN2)以及由PMOS電晶體(MP)所組成之電流源(IP),其中,該第一NMOS電晶體(MN1)和第二NMOS電晶體(MN2)係做為驅動器(driver)使用,該第一PMOS電晶體(MP1)和第二PMOS電晶體(MP2)係做為主動負載(active load)使用,而該PMOS電晶體(MP)所組成之電流源(IP)係受該控制電路(3)以控制其為導通(on)或關閉(off)狀態,當該PMOS電晶體所組成之電流源(IP)為導通狀態時可提供一電流給該差動放大器(1)使用,而當該PMOS電晶體所組成之電流源(IP)為關閉狀態時,則禁能(disable)該差動放大器(1),以便有效地減少功率消耗。本創作所提出之具可控PMOS電流源之電壓峰?檢知器,不但能精確地檢測出輸入信號之峰?電壓,並且兼具電路結構簡單、使用的電晶體數量較...
在当代片上系统(System-on-Chip,SoC)设计中,数模转换器(Digital-to-Analog Converter,DAC)作为混合信号接口技术中的重要功能模块得到了普遍的应用。随着通信...
[[abstract]]本創作提出一種寫入操作時降低電源電壓之靜態隨機存取記憶體,其係包括一記憶體陣列,該記憶體陣列係由複數列記憶體晶胞與複數行記憶體晶胞所組成,每一列記憶體晶胞與每一行記憶體晶胞各包...
[[abstract]]本創作提出一種新穎架構之具低漏電流之NP骨牌式電路,其係由一控制電路(5)、以及複數個具NMOS樹之骨牌式基本閘和複數個具PMOS樹之骨牌式基本閘交隔串接所組成,其中,每一具N...
[[abstract]]本創作提出一種新穎架構之具可控NMOS電流源之電壓峰?檢知器,其係由一差動放大器(1)、一電流鏡(2)、一控制電路(3)以及一電容器(C)所組成,其中,該差動放大器(1)係做為...
[[abstract]]本創作提出一種新穎架構之具可控NMOS(N-channel Metal Oxide Semiconductor, N通道金屬氧化物半導體)電流源及輸出級之電壓峰?檢知器,其係由...
[[abstract]]本創作提出一種新穎架構之具可控NMOS(N-channel Metal Oxide Semiconductor,N通道金屬氧化物半導體)電流源及輸出級之電壓峰値檢知器,其係由一...
[[abstract]]本創作提出一種新穎架構之具可控制的NMOS(N-channel Metal Oxide Semiconductor,N通道金屬氧化物半導體)電流源及輸出級之電壓峰値檢知器,其係...
[[abstract]]本創作提出一種新穎架構之具可控制的NMOS(N-channel Metal Oxide Semiconductor, N通道金屬氧化物半導體)電流源及輸出級之電壓峰?檢知器,其...
[[abstract]]本創作提出一種新穎架構之具可控電流源及單邊負載之電壓峰?檢知器,其係由一差動放大器(1)、一充電電晶體(2)、一控制電路(3)以及一電容器(C)所組成,其中,該差動放大器(1)...
[[abstract]]本創作提出一種新穎架構之具可控制的PMOS(P-channel Metal Oxide Semiconductor, P通道金屬氧化物半導體)電流源及單邊負載之電壓峰?檢知器,...
[[abstract]]本創作提出一種新穎架構之具可控制的NMOS(N-channel Metal Oxide Semiconductor,N通道金屬氧化物半導體)電流源及單邊負載之電壓峰值檢知器,其...
[[abstract]]本創作提出一種新穎架構之具可控NMOS(N-channel Metal Oxide Semiconductor,N通道金屬氧化物半導體)電流源及單邊負載之電壓峰值檢知器,其係由...
[[abstract]]本創作提出一靴帶式(bootstrapped-type)電壓位準轉換器,用以將一第一信號轉換為一第二信號,該電壓位準轉換器係由一反相器(INV)、一控制電路(1)、一回授電晶體...
[[abstract]]本創作提出一種新穎架構之具低待機電流之骨牌式電路,其係由一控制電路(3)、以及複數個具PMOS(P-channel Metal Oxide Semiconductor,P通道金...
[[abstract]]本創作提出一種新穎架構之具PMOS (P-channel Metal Oxide Semiconductor,P通道金屬氧化物半導體)電流源及單邊負載之電壓峰值檢知器,其係由一...
在当代片上系统(System-on-Chip,SoC)设计中,数模转换器(Digital-to-Analog Converter,DAC)作为混合信号接口技术中的重要功能模块得到了普遍的应用。随着通信...
[[abstract]]本創作提出一種寫入操作時降低電源電壓之靜態隨機存取記憶體,其係包括一記憶體陣列,該記憶體陣列係由複數列記憶體晶胞與複數行記憶體晶胞所組成,每一列記憶體晶胞與每一行記憶體晶胞各包...
[[abstract]]本創作提出一種新穎架構之具低漏電流之NP骨牌式電路,其係由一控制電路(5)、以及複數個具NMOS樹之骨牌式基本閘和複數個具PMOS樹之骨牌式基本閘交隔串接所組成,其中,每一具N...
[[abstract]]本創作提出一種新穎架構之具可控NMOS電流源之電壓峰?檢知器,其係由一差動放大器(1)、一電流鏡(2)、一控制電路(3)以及一電容器(C)所組成,其中,該差動放大器(1)係做為...
[[abstract]]本創作提出一種新穎架構之具可控NMOS(N-channel Metal Oxide Semiconductor, N通道金屬氧化物半導體)電流源及輸出級之電壓峰?檢知器,其係由...
[[abstract]]本創作提出一種新穎架構之具可控NMOS(N-channel Metal Oxide Semiconductor,N通道金屬氧化物半導體)電流源及輸出級之電壓峰値檢知器,其係由一...
[[abstract]]本創作提出一種新穎架構之具可控制的NMOS(N-channel Metal Oxide Semiconductor,N通道金屬氧化物半導體)電流源及輸出級之電壓峰値檢知器,其係...
[[abstract]]本創作提出一種新穎架構之具可控制的NMOS(N-channel Metal Oxide Semiconductor, N通道金屬氧化物半導體)電流源及輸出級之電壓峰?檢知器,其...
[[abstract]]本創作提出一種新穎架構之具可控電流源及單邊負載之電壓峰?檢知器,其係由一差動放大器(1)、一充電電晶體(2)、一控制電路(3)以及一電容器(C)所組成,其中,該差動放大器(1)...
[[abstract]]本創作提出一種新穎架構之具可控制的PMOS(P-channel Metal Oxide Semiconductor, P通道金屬氧化物半導體)電流源及單邊負載之電壓峰?檢知器,...
[[abstract]]本創作提出一種新穎架構之具可控制的NMOS(N-channel Metal Oxide Semiconductor,N通道金屬氧化物半導體)電流源及單邊負載之電壓峰值檢知器,其...
[[abstract]]本創作提出一種新穎架構之具可控NMOS(N-channel Metal Oxide Semiconductor,N通道金屬氧化物半導體)電流源及單邊負載之電壓峰值檢知器,其係由...
[[abstract]]本創作提出一靴帶式(bootstrapped-type)電壓位準轉換器,用以將一第一信號轉換為一第二信號,該電壓位準轉換器係由一反相器(INV)、一控制電路(1)、一回授電晶體...
[[abstract]]本創作提出一種新穎架構之具低待機電流之骨牌式電路,其係由一控制電路(3)、以及複數個具PMOS(P-channel Metal Oxide Semiconductor,P通道金...
[[abstract]]本創作提出一種新穎架構之具PMOS (P-channel Metal Oxide Semiconductor,P通道金屬氧化物半導體)電流源及單邊負載之電壓峰值檢知器,其係由一...
在当代片上系统(System-on-Chip,SoC)设计中,数模转换器(Digital-to-Analog Converter,DAC)作为混合信号接口技术中的重要功能模块得到了普遍的应用。随着通信...
[[abstract]]本創作提出一種寫入操作時降低電源電壓之靜態隨機存取記憶體,其係包括一記憶體陣列,該記憶體陣列係由複數列記憶體晶胞與複數行記憶體晶胞所組成,每一列記憶體晶胞與每一行記憶體晶胞各包...
[[abstract]]本創作提出一種新穎架構之具低漏電流之NP骨牌式電路,其係由一控制電路(5)、以及複數個具NMOS樹之骨牌式基本閘和複數個具PMOS樹之骨牌式基本閘交隔串接所組成,其中,每一具N...