ディジタル移動通信システムの周波数利用効率改善のため,トレリス符号化同一チャネル干渉波キャンセラ(TCC)が提案されている.このTCCはマルチユーザディテクタの一種であり,所望信号と干渉信号の両方を同時に推定する.この際,合成信号点の重なりによる劣化が生じるが,TCCではトレリス符号化変調を用いてこの劣化を改善しており,所望信号と干渉信号の電力が等しい場合にも正しい復号が可能である.本論文では,FPGA (Field Programmable Gate Array)を用いて実現したTCCのリアルタイム室内伝送実験結果を報告する
エンベデド・コア・ベースの設計手法を用いることにより, システム・オン・シリコンが実現可能になってきた.そこで, ハードウェア化したスレッド制御機構をFPGA(Field Programmable G...
Описывается рабочий (функциональный) контроль логического элемента программируемых логических интегр...
音楽や画像のデジタルコンテンツの膨大化に伴い、電子透かしやフィンガープリントなど、いくつかのコンテンツ管理の識別方式が提案されている。しかしながら、近年のファイル交換ソフトウェアによる、不正なネットワ...
再構成可能集積回路と進化計算を用いて構成される進化型ハードウェアに動的部分再構成の機能を適用する.これにより,現実のパターン認識問題で環境の変化等により認識対象のデータに変化が生じた場合でも,即座に動...
パルスニューロンモデルは音信号のような時系列情報を扱うのに適しており,かつ演算が単純であるためハードウェア化が容易であるという利点をもつ.本論文では,その利点をいかし実際にFPGAを用いてハードウェア...
再構成可能なFPGAデバイスを搭載した機器は,製品出荷後もハードウェア機能の変更・拡張・アップグレードを行うことができ,不具合が見つかった場合でもデバッグできるという長所がある.しかし,遠隔地にあるF...
集積回路技術の進歩に伴ってシステムレベル設計技術の普及が本格的に進んでいる一方,システムレベル設計を行うことのできる技術者は不足しており,その育成が大きな課題になっている.本稿では,システムレベル設計...
配置処理はFPGA自動設計フローの中で最も時間を費やす工程の一つである.近年では,FPGAの性能向上によって実装回路の大規模化が進み,自動設計に要する時間が急激に増加しているため,FPGA配置の高速化...
早稲田大学博士(工学)制度:新 ; 文部省報告番号:甲1172号 ; 学位の種類:博士(工学) ; 授与年月日:1997-03-15 ; 早大学位記番号:新2409 ; 理工学図書館請求番号:2036...
本研究ではネットワークを介してFPGA内部の回路再構成を行うFPGA遠隔再構成システムの開発を行う。このシステムによって、膨大な数に上る出荷済みの機器や、人の立入りが困難な場所にある機器に対しても回路...
利用Xilinx的嵌入式开发工具EDK快速建立FPGA嵌入式系统过程中,板级描述(Xilinx Board Descrip-tion,XBD)文件起着至关重要的作用,它是系统硬件配置文件MHS和约束文...
FPGA自動設計フローの中で配置処理は最も時間を費やす工程の一つである.近年では,FPGAの性能向上によって実装回路の大規模化が進んでおり,配置処理の高速化は重要な課題となっている.現在,その配置はS...
FPGA与ASIC是目前半定制集成电路的两大实现平台,面向FPGA的自动综合与面向ASIC的综合在优化技术既有相同点,又有很大的区别,其中最大的区别在于FPGA综合特有面向宏单元(Macro)的优化技...
可重构静态存储器(SRAM)模块是场可编程门阵列(FPGA)的重要组成部分,它必须尽量满足用户不同的需要,所以要有良好的可重构性能.本文设计了一款深亚微米工艺下的16-kb的高速,低功耗双端口可重构S...
金沢大学理工研究域電子情報学系近年、パーソナルコンピュータや携帯電話などのような情報機器が低価格化、高性能化により広く普及してきている。これらの情報機器に対して、誰にとっても扱いやすいユーザーインター...
エンベデド・コア・ベースの設計手法を用いることにより, システム・オン・シリコンが実現可能になってきた.そこで, ハードウェア化したスレッド制御機構をFPGA(Field Programmable G...
Описывается рабочий (функциональный) контроль логического элемента программируемых логических интегр...
音楽や画像のデジタルコンテンツの膨大化に伴い、電子透かしやフィンガープリントなど、いくつかのコンテンツ管理の識別方式が提案されている。しかしながら、近年のファイル交換ソフトウェアによる、不正なネットワ...
再構成可能集積回路と進化計算を用いて構成される進化型ハードウェアに動的部分再構成の機能を適用する.これにより,現実のパターン認識問題で環境の変化等により認識対象のデータに変化が生じた場合でも,即座に動...
パルスニューロンモデルは音信号のような時系列情報を扱うのに適しており,かつ演算が単純であるためハードウェア化が容易であるという利点をもつ.本論文では,その利点をいかし実際にFPGAを用いてハードウェア...
再構成可能なFPGAデバイスを搭載した機器は,製品出荷後もハードウェア機能の変更・拡張・アップグレードを行うことができ,不具合が見つかった場合でもデバッグできるという長所がある.しかし,遠隔地にあるF...
集積回路技術の進歩に伴ってシステムレベル設計技術の普及が本格的に進んでいる一方,システムレベル設計を行うことのできる技術者は不足しており,その育成が大きな課題になっている.本稿では,システムレベル設計...
配置処理はFPGA自動設計フローの中で最も時間を費やす工程の一つである.近年では,FPGAの性能向上によって実装回路の大規模化が進み,自動設計に要する時間が急激に増加しているため,FPGA配置の高速化...
早稲田大学博士(工学)制度:新 ; 文部省報告番号:甲1172号 ; 学位の種類:博士(工学) ; 授与年月日:1997-03-15 ; 早大学位記番号:新2409 ; 理工学図書館請求番号:2036...
本研究ではネットワークを介してFPGA内部の回路再構成を行うFPGA遠隔再構成システムの開発を行う。このシステムによって、膨大な数に上る出荷済みの機器や、人の立入りが困難な場所にある機器に対しても回路...
利用Xilinx的嵌入式开发工具EDK快速建立FPGA嵌入式系统过程中,板级描述(Xilinx Board Descrip-tion,XBD)文件起着至关重要的作用,它是系统硬件配置文件MHS和约束文...
FPGA自動設計フローの中で配置処理は最も時間を費やす工程の一つである.近年では,FPGAの性能向上によって実装回路の大規模化が進んでおり,配置処理の高速化は重要な課題となっている.現在,その配置はS...
FPGA与ASIC是目前半定制集成电路的两大实现平台,面向FPGA的自动综合与面向ASIC的综合在优化技术既有相同点,又有很大的区别,其中最大的区别在于FPGA综合特有面向宏单元(Macro)的优化技...
可重构静态存储器(SRAM)模块是场可编程门阵列(FPGA)的重要组成部分,它必须尽量满足用户不同的需要,所以要有良好的可重构性能.本文设计了一款深亚微米工艺下的16-kb的高速,低功耗双端口可重构S...
金沢大学理工研究域電子情報学系近年、パーソナルコンピュータや携帯電話などのような情報機器が低価格化、高性能化により広く普及してきている。これらの情報機器に対して、誰にとっても扱いやすいユーザーインター...
エンベデド・コア・ベースの設計手法を用いることにより, システム・オン・シリコンが実現可能になってきた.そこで, ハードウェア化したスレッド制御機構をFPGA(Field Programmable G...
Описывается рабочий (функциональный) контроль логического элемента программируемых логических интегр...
音楽や画像のデジタルコンテンツの膨大化に伴い、電子透かしやフィンガープリントなど、いくつかのコンテンツ管理の識別方式が提案されている。しかしながら、近年のファイル交換ソフトウェアによる、不正なネットワ...