Il existe une voie nouvelle différente du schéma de calcul, par nature séquentiel de Von Neumann: celle du parallélisme massif. Nous proposons dans cette thèse une architecture régulière hautement parallèle basée sur un réseau de cellules asynchrones communiquant par messages. Chaque cellule exécute une tache simple et intégré un mécanisme de communication lui permettant d'échanger des informations avec n'importe quelle autre cellule du réseau. Cette architecture permet d'exécuter de manière efficace bon nombre d'algorithmes très parallèles. Nous avons étudié un accélérateur de simulation logique basé sur cette architecture cellulaire. Le principe est d'associer a chaque cellule du réseau un élément logique du circuit a simuler. Contrôlée p...
Cette thèse présente la conception d'un accélérateur matériel dédié à la simulation de circuits inté...
Cette thèse présente la conception d'un accélérateur matériel dédié à la simulation de circuits inté...
Cette thèse présente la conception d'un accélérateur matériel dédié à la simulation de circuits inté...
Il existe une voie nouvelle différente du schéma de calcul, par nature séquentiel de Von Neumann: ce...
Il existe une voie nouvelle différente du schéma de calcul, par nature séquentiel de Von Neumann: ce...
Le développement des techniques d'intégration permet de réaliser des circuits de 10**(5) a 10**(6) t...
Le développement des techniques d'intégration permet de réaliser des circuits de 10**(5) a 10**(6) t...
Le développement des techniques d'intégration permet de réaliser des circuits de 10**(5) a 10**(6) t...
Université : Université scientifique et médicale de GrenobleCette thèse propose une architecture cel...
Université : Université scientifique et médicale de GrenobleCette thèse propose une architecture cel...
Université : Université scientifique et médicale de GrenobleCette thèse propose une architecture cel...
Pour répondre à des besoins toujours croissants en puissance de calcul, on a vu se multiplier depuis...
Pour répondre à des besoins toujours croissants en puissance de calcul, on a vu se multiplier depuis...
Depuis quelques années, l'intérêt pour les problèmes de grande complexité tels que le traitement du ...
Depuis quelques années, l'intérêt pour les problèmes de grande complexité tels que le traitement du ...
Cette thèse présente la conception d'un accélérateur matériel dédié à la simulation de circuits inté...
Cette thèse présente la conception d'un accélérateur matériel dédié à la simulation de circuits inté...
Cette thèse présente la conception d'un accélérateur matériel dédié à la simulation de circuits inté...
Il existe une voie nouvelle différente du schéma de calcul, par nature séquentiel de Von Neumann: ce...
Il existe une voie nouvelle différente du schéma de calcul, par nature séquentiel de Von Neumann: ce...
Le développement des techniques d'intégration permet de réaliser des circuits de 10**(5) a 10**(6) t...
Le développement des techniques d'intégration permet de réaliser des circuits de 10**(5) a 10**(6) t...
Le développement des techniques d'intégration permet de réaliser des circuits de 10**(5) a 10**(6) t...
Université : Université scientifique et médicale de GrenobleCette thèse propose une architecture cel...
Université : Université scientifique et médicale de GrenobleCette thèse propose une architecture cel...
Université : Université scientifique et médicale de GrenobleCette thèse propose une architecture cel...
Pour répondre à des besoins toujours croissants en puissance de calcul, on a vu se multiplier depuis...
Pour répondre à des besoins toujours croissants en puissance de calcul, on a vu se multiplier depuis...
Depuis quelques années, l'intérêt pour les problèmes de grande complexité tels que le traitement du ...
Depuis quelques années, l'intérêt pour les problèmes de grande complexité tels que le traitement du ...
Cette thèse présente la conception d'un accélérateur matériel dédié à la simulation de circuits inté...
Cette thèse présente la conception d'un accélérateur matériel dédié à la simulation de circuits inté...
Cette thèse présente la conception d'un accélérateur matériel dédié à la simulation de circuits inté...