Avec la miniaturisation actuelle, les circuits démontrent de plus en plus l'importance des délais d'interconnexion. Afin de réduire ce délai, l'insertion de tampons doit être effectuée durant la synthèse logique et la synthèse physique. Cette activité d'optimisation est souvent basée sur la programmation dynamique. Dans ce mémoire, la technique branch-and-bound est utilisé et le problème pour le cas spécifique d'arbres de tampons équilibrés est résolu, où toutes les charges ont un temps requis et une capacité identique. Une analyse mathématique est faite pour tenir compte d'une variété de questions de conception telles que la topologie, la bibliothèque de tampons et le changement de phase en présence d'inverseur. En combinant la programmati...
[[abstract]]As feature sizes shrink to deep sub-micron, the performance of VLSI chips becomes domina...
Over the course of 60 years, since the invention of the integrated circuit (IC), exponential improve...
L'objectif de ce travail est de répondre aux problématiques de conception liées à l'effet d'histoire...
Avec la miniaturisation actuelle, les circuits démontrent de plus en plus l'importance des délais d'...
In this thesis, we present two low power approaches with consideration of delay and/or reliability. ...
Due to the character of the original source materials and the nature of batch digitization, quality ...
Abshrrct: Resistance of VLSI interconnections has become sig-nificant due to large die sizes and sub...
As VLSI technology enters the nanoscale regime, a great amount of efforts have been made to reduce ...
In the next generation of VLSI circuits, concurrent optimizations will be essential to achieve the p...
The topic of this thesis are methods for power reduction in digital circuits by reducing average swi...
This thesis introduces new concepts to perform area-power-delay trade-offs in a logic synthesis syst...
Les technologies submicroniques ont inséré des nouveaux défis dans le projet de circuits intégrés à ...
Due to the increasing scaling of digital system, System-on-Chip (SoC) design deals with latencies pr...
Les circuits asynchrones suscitent de nombreux intérêts à bien des égards. Cependant la modélisation...
[[abstract]]The designers of field-programmable gate arrays (FPGAs) always devote to optimize the ch...
[[abstract]]As feature sizes shrink to deep sub-micron, the performance of VLSI chips becomes domina...
Over the course of 60 years, since the invention of the integrated circuit (IC), exponential improve...
L'objectif de ce travail est de répondre aux problématiques de conception liées à l'effet d'histoire...
Avec la miniaturisation actuelle, les circuits démontrent de plus en plus l'importance des délais d'...
In this thesis, we present two low power approaches with consideration of delay and/or reliability. ...
Due to the character of the original source materials and the nature of batch digitization, quality ...
Abshrrct: Resistance of VLSI interconnections has become sig-nificant due to large die sizes and sub...
As VLSI technology enters the nanoscale regime, a great amount of efforts have been made to reduce ...
In the next generation of VLSI circuits, concurrent optimizations will be essential to achieve the p...
The topic of this thesis are methods for power reduction in digital circuits by reducing average swi...
This thesis introduces new concepts to perform area-power-delay trade-offs in a logic synthesis syst...
Les technologies submicroniques ont inséré des nouveaux défis dans le projet de circuits intégrés à ...
Due to the increasing scaling of digital system, System-on-Chip (SoC) design deals with latencies pr...
Les circuits asynchrones suscitent de nombreux intérêts à bien des égards. Cependant la modélisation...
[[abstract]]The designers of field-programmable gate arrays (FPGAs) always devote to optimize the ch...
[[abstract]]As feature sizes shrink to deep sub-micron, the performance of VLSI chips becomes domina...
Over the course of 60 years, since the invention of the integrated circuit (IC), exponential improve...
L'objectif de ce travail est de répondre aux problématiques de conception liées à l'effet d'histoire...