12 pagesLes processeurs multi-flot simultané (Simultaneous Multithreading ou SMT) peuvent être de bons candidats pour satisfaire les exigences en performances toujours croissantes des applications embarquées. Toutefois, les architectures SMT classiques ne présentent pas toujours la prévisibilité temporelle nécessaire pour permettre une analyse statique de temps d'exécution pire cas (Worst-Case Execution Times ou WCET). Dans cet article, nous analysons la prévisibilité de différentes politiques de contrôle des ressources partagées implémentées sur les coeurs SMT existants. Ensuite, nous proposons une architecture SMT conçue pour exécuter un thread temps-réel strict de façon à ce que son temps d'exécution pire cas soit analysable même si d'au...
National audienceCet article étudie la conception d'un opérateur reconfigurable à grain moyen fortem...
International audienceDans le domaine de l'optimisation combinatoire, où les problèmes sont souvent ...
National audienceLa réduction des dimensions des circuits intégrés a toujours été faite au bénéfice ...
Dans les systèmes critiques, les applications doivent satisfaire des contraintes temporelles stricte...
National audienceAfin de prendre en charge au mieux les supports d'exécution multiprocesseurs pour l...
National audienceLes architectures parallèles qui suivent le modèle SIMT telles que les GPU tirent p...
12 pagesLe développement d'un simulateur de processeur est long et fastidieux. Découpler la partie f...
National audienceCe papier présente une méthode basée sur la programmation par contraintes qui re...
La réalisation de systèmes temps réel embarqués complexes que l'on trouve dans les domaines de l'avi...
National audienceEn 10 ans, le calcul distribué sur plusieurs processeurs, c'est à dire le calcul pa...
Le dimensionnement de systèmes multi physique complexes peut s'appuyer sur des techniques d'optimisa...
Ce chapitre présente les concepts de base liés aux systèmes temps réel. Après avoir illustré la prob...
National audienceLes applications de haute performance ont une durée de vie souvent plus grande que ...
International audienceDans cet article nous présentons une stratégie multi-méthodes pour la simulati...
National audienceLe développement d'une approche performante au niveau du calcul massivement parallè...
National audienceCet article étudie la conception d'un opérateur reconfigurable à grain moyen fortem...
International audienceDans le domaine de l'optimisation combinatoire, où les problèmes sont souvent ...
National audienceLa réduction des dimensions des circuits intégrés a toujours été faite au bénéfice ...
Dans les systèmes critiques, les applications doivent satisfaire des contraintes temporelles stricte...
National audienceAfin de prendre en charge au mieux les supports d'exécution multiprocesseurs pour l...
National audienceLes architectures parallèles qui suivent le modèle SIMT telles que les GPU tirent p...
12 pagesLe développement d'un simulateur de processeur est long et fastidieux. Découpler la partie f...
National audienceCe papier présente une méthode basée sur la programmation par contraintes qui re...
La réalisation de systèmes temps réel embarqués complexes que l'on trouve dans les domaines de l'avi...
National audienceEn 10 ans, le calcul distribué sur plusieurs processeurs, c'est à dire le calcul pa...
Le dimensionnement de systèmes multi physique complexes peut s'appuyer sur des techniques d'optimisa...
Ce chapitre présente les concepts de base liés aux systèmes temps réel. Après avoir illustré la prob...
National audienceLes applications de haute performance ont une durée de vie souvent plus grande que ...
International audienceDans cet article nous présentons une stratégie multi-méthodes pour la simulati...
National audienceLe développement d'une approche performante au niveau du calcul massivement parallè...
National audienceCet article étudie la conception d'un opérateur reconfigurable à grain moyen fortem...
International audienceDans le domaine de l'optimisation combinatoire, où les problèmes sont souvent ...
National audienceLa réduction des dimensions des circuits intégrés a toujours été faite au bénéfice ...