National audienceNous présentons les premiers développements d'une plateforme matérielle–logicielle d'ému-lation de fautes dans des opérateurs arithmétiques matériels. Basée sur un réseau de cartes FPGA intégrant des processeurs multicoeurs embarqués et un serveur pour les outils de CAO, elle permet d'évaluer rapidement et précisément de nombreuses techniques de détection de fautes appliquées à différents opérateurs arithmétiques. Mots-clés : tolérance aux fautes, émulation de faute, FPGA, conception matérielle–logicielle
International audienceL’objet de mon stage, sous la direction de M.Tillich, fut la cryptanalyse des ...
National audienceDans ce papier, nous présentons un opérateur arithmétique matériel dédié aux tests ...
International audienceCe travail aborde la problématique de l'adaptation de maillage parallèle au co...
National audienceNous présentons les premiers développements d'une plateforme matérielle–logicielle ...
National audienceCet article étudie la conception d'un opérateur reconfigurable à grain moyen fortem...
National audienceCet article présente la troisième évolution de la fonctionnalité de pipeline automa...
National audienceLe but de ce papier est de mettre au point un algorithme parallèle pour la résoluti...
National audienceCe papier présente une méthode basée sur la programmation par contraintes qui re...
National audienceLes architectures de calcul parallèle commencent progressivement à intégrer des uni...
International audienceLa tendance du marché des produits sécurisés est d'offrir plus d'avantage de s...
International audienceLe projet ANR CERES-2 a donné naissance à une plateforme logicielle (appelée P...
Grandbastien , Monique and Labat , Jean-Marc (Eds)International audienceCe chapitre décrit la (re-)c...
Colloque avec actes et comité de lecture.Nous présentons un sous-ensemble des travaux développés dan...
National audienceLe présent travail traite de l'implémentation de la méthode d'hyper-réduction de mo...
Exposé de synthèse sur la théorie des plaquesExposé de synthèse sur la théorie des plaques. Les six ...
International audienceL’objet de mon stage, sous la direction de M.Tillich, fut la cryptanalyse des ...
National audienceDans ce papier, nous présentons un opérateur arithmétique matériel dédié aux tests ...
International audienceCe travail aborde la problématique de l'adaptation de maillage parallèle au co...
National audienceNous présentons les premiers développements d'une plateforme matérielle–logicielle ...
National audienceCet article étudie la conception d'un opérateur reconfigurable à grain moyen fortem...
National audienceCet article présente la troisième évolution de la fonctionnalité de pipeline automa...
National audienceLe but de ce papier est de mettre au point un algorithme parallèle pour la résoluti...
National audienceCe papier présente une méthode basée sur la programmation par contraintes qui re...
National audienceLes architectures de calcul parallèle commencent progressivement à intégrer des uni...
International audienceLa tendance du marché des produits sécurisés est d'offrir plus d'avantage de s...
International audienceLe projet ANR CERES-2 a donné naissance à une plateforme logicielle (appelée P...
Grandbastien , Monique and Labat , Jean-Marc (Eds)International audienceCe chapitre décrit la (re-)c...
Colloque avec actes et comité de lecture.Nous présentons un sous-ensemble des travaux développés dan...
National audienceLe présent travail traite de l'implémentation de la méthode d'hyper-réduction de mo...
Exposé de synthèse sur la théorie des plaquesExposé de synthèse sur la théorie des plaques. Les six ...
International audienceL’objet de mon stage, sous la direction de M.Tillich, fut la cryptanalyse des ...
National audienceDans ce papier, nous présentons un opérateur arithmétique matériel dédié aux tests ...
International audienceCe travail aborde la problématique de l'adaptation de maillage parallèle au co...