Cette thèse s intéresse aux algorithmes adaptés aux architectures mémoire hiérarchiques, rencontrées notamment dans le contexte des processeurs multi-cœurs.Nous étudions d abord le produit de matrices sur les processeurs multi-cœurs. Nous modélisons le processeur, bornons le volume de communication, présentons trois algorithmes réduisant ce volume de communication et validons leurs performances. Nous étudions ensuite la factorisation QR, dans le contexte des matrices ayant plus de lignes que de colonnes. Nous revisitons les algorithmes existants afin d exploiter les processeurs multi-cœurs, analysons leurs chemins critiques, montrons que certains sont asymptotiquement optimaux, et analysons leurs performances.Nous étudions ensuite les appli...
High performance architectures are constantly evolving in order to deliver ever greater compute powe...
L'algorithme Branch-and-Bound (B&B) est une méthode de recherche arborescente fréquemment utilisé po...
Les plateformes de calcul haute performance (HPC) sont la solution idéale pour exécuter des applicat...
Cette thèse s’intéresse aux algorithmes adaptés aux architectures mémoire hiérarchiques, rencontrées...
Dans cette thèse, nous nous sommes penchés d’un point de vue à la foisthéorique et pratique sur la c...
Dans cette thèse, nous nous intéressons à l'adaptation de l'algorithmique aux architectures parallèl...
Dans cette thèse, nous nous sommes intéressée à la mise en oeuvre d'algorithmes itératifs sur des gr...
L'utilisation massive des plateformes multi-cœurs et multi-processeurs a pour effet de favoriser la ...
Dans cette thèse, nous nous intéressons à l'adaptation de l'algorithmique aux architectures parallèl...
nombre de pages: 25The multicore revolution is underway, bringing new chips introducing more complex...
Afin de s'adapter aux architectures multicoeurs et aux machines de plus en plus complexes, les modèl...
Les architectures mono-processeur montrent leurs limites en termes de puissance de calcul face aux b...
Les temps avancent et les applications temps-réel deviennent de plus en plus gourmandes en ressource...
Le progrès technologique dans la fabrication des ordinateurs n'a cessé d'évoluer afin de répondre au...
High performance architectures are constantly evolving in order to deliver ever greater compute powe...
L'algorithme Branch-and-Bound (B&B) est une méthode de recherche arborescente fréquemment utilisé po...
Les plateformes de calcul haute performance (HPC) sont la solution idéale pour exécuter des applicat...
Cette thèse s’intéresse aux algorithmes adaptés aux architectures mémoire hiérarchiques, rencontrées...
Dans cette thèse, nous nous sommes penchés d’un point de vue à la foisthéorique et pratique sur la c...
Dans cette thèse, nous nous intéressons à l'adaptation de l'algorithmique aux architectures parallèl...
Dans cette thèse, nous nous sommes intéressée à la mise en oeuvre d'algorithmes itératifs sur des gr...
L'utilisation massive des plateformes multi-cœurs et multi-processeurs a pour effet de favoriser la ...
Dans cette thèse, nous nous intéressons à l'adaptation de l'algorithmique aux architectures parallèl...
nombre de pages: 25The multicore revolution is underway, bringing new chips introducing more complex...
Afin de s'adapter aux architectures multicoeurs et aux machines de plus en plus complexes, les modèl...
Les architectures mono-processeur montrent leurs limites en termes de puissance de calcul face aux b...
Les temps avancent et les applications temps-réel deviennent de plus en plus gourmandes en ressource...
Le progrès technologique dans la fabrication des ordinateurs n'a cessé d'évoluer afin de répondre au...
High performance architectures are constantly evolving in order to deliver ever greater compute powe...
L'algorithme Branch-and-Bound (B&B) est une méthode de recherche arborescente fréquemment utilisé po...
Les plateformes de calcul haute performance (HPC) sont la solution idéale pour exécuter des applicat...