Les travaux présentés dans cette thèse s'inscrivent dans le cadre de la conception et l'implémentation des décodeurs reconfigurables en utilisant la norme MPEG-RVC. Cette norme est développée par MPEG. Elle permet une grande flexibilité et la réutilisation des normes existantes dans un processus de reconfiguration des solutions de décodage. RVC fournit une nouvelle spécification basée sur une modélisation à flux de données nommée RVC-CAL. Dans ce travail, nous proposons une méthodologie de prototypage rapide permettant une implémentation efficace et optimisée des décodeurs reconfigurables RVC sur des cibles matérielles. Notre flot de conception est basé sur l'utilisation de la reconfiguration dynamique partielle (RDP) afin de valider les ap...
Despite clear benefits in terms of fexibility and surface efficiency, dynamic reconfiguration of FPG...
Les FPGAs sont des circuits d’accélération qui contiennent des ressources de calcul pouvant être lib...
International audienceIn this paper, we introduce the Reconfigurable Video Coding (RVC) standard bas...
7International audienceWith the rapid evolution of technology, the latest FPGA architectures such as...
International audienceThis paper demonstrates that it is possible to produce automatic, reconfigurab...
Specialized hardware infrastructures for efficient multi-application runtime reconfigurable platform...
Malgré des avantages certains en terme d'adaptabilité et en gain de surface, la reconfiguration dyna...
International audienceIn this paper, we present a method to implement a specific algorithm using the...
WOSInternational audienceMPEG reconfigurable video coding (RVC) is a new platform-independent specif...
International audienceMPEG Reconfigurable Video Coding(RVC) is a new platform-independent specificat...
WOS - ISBN: 978-1-4419-6344-4The currentmonolithic and lengthy scheme behind the standardization and...
ISBN: 978-1-4244-5309-2 - WOSInternational audienceThe elaboration of new and innovative systems suc...
Despite clear benefits in terms of fexibility and surface efficiency, dynamic reconfiguration of FPG...
Les FPGAs sont des circuits d’accélération qui contiennent des ressources de calcul pouvant être lib...
International audienceIn this paper, we introduce the Reconfigurable Video Coding (RVC) standard bas...
7International audienceWith the rapid evolution of technology, the latest FPGA architectures such as...
International audienceThis paper demonstrates that it is possible to produce automatic, reconfigurab...
Specialized hardware infrastructures for efficient multi-application runtime reconfigurable platform...
Malgré des avantages certains en terme d'adaptabilité et en gain de surface, la reconfiguration dyna...
International audienceIn this paper, we present a method to implement a specific algorithm using the...
WOSInternational audienceMPEG reconfigurable video coding (RVC) is a new platform-independent specif...
International audienceMPEG Reconfigurable Video Coding(RVC) is a new platform-independent specificat...
WOS - ISBN: 978-1-4419-6344-4The currentmonolithic and lengthy scheme behind the standardization and...
ISBN: 978-1-4244-5309-2 - WOSInternational audienceThe elaboration of new and innovative systems suc...
Despite clear benefits in terms of fexibility and surface efficiency, dynamic reconfiguration of FPG...
Les FPGAs sont des circuits d’accélération qui contiennent des ressources de calcul pouvant être lib...
International audienceIn this paper, we introduce the Reconfigurable Video Coding (RVC) standard bas...