DRAMとロジックの混載は, 21世紀のSOC(System-On-a-Chip)時代を支える最も重要な技術の1つである.従来は分チップ構成であったCPUと主記憶を1チップ化することにより, 今までにない新しい計算機構成法の実現が可能となる.本稿では, 特にオンチップ・メモリシステムに焦点を当て, 著者らがこれまでに提案してきたDRAM/ロジック混載LSI向けキャッシュ・アーキテクチャについて議論する.これらのキャッシュは, DRAM/ロジック混載LSIの特徴である高オンチップ・メモリバンド幅を有効に活用し, その潜在能力を引き出すことで, 高性能かつ低消費エネルギーなオンチップ・メモリシステムの実現を可能にする.Integrating main memory and microprocessors into the same chip is one of the most important technologies for future SOC(System-On-a-Chip). The integration makes it possible to realize novel memory architectures because of eliminating the chip boundary between the main memory and microprocessors. This paper discusses cache architectures for high-performance/low-power memory systems on merged DRAM/logic LSIs. The caches make good use of ...
DAシンポジウム2008-システムLSI設計技術とDA- : 2008年8月26日(火)-27日(水) : 静岡一般的にオンチップメモリはノイズマージンの確保及び、静的消費エネルギーの削減を達成のため...
研究代表者publisher研究種目:若手研究 (B); 研究期間:2007~2009; 課題番号:19700047; 研究分野:計算機アーキテクチャ; 科研費の分科・細目:計算機システム・ネットワー...
オフチップアクセス速度が問題を解決するために,チップマルチプロセッサ(CMP)上には大容量のキャッシュが搭載されている.オンチップキャッシュ容量を有効に利用するためには,共有型キャッシュが望ましい.し...
This paper proposes a novel cache architecture suitable for merged DRAM/logic LSIs, which is called ...
This paper proposes an on-chip memory-path architecture employing the dynamically variable line-size...
This paper proposes a novel cache architecture suitable for merged DRAM/logic LSIs, which is called ...
DAシンポジウム2008 : システムLSI設計技術とDA : 2008年8月26日(火)-27日(水) : 静岡本稿では,組込みシステムにおけるメモリシステムの消費エネルギー削減を目的として,一回あ...
Abstract — This paper introduces our research status focusing on 3D-implemented microprocessors. 3D-...
本文針對高速記憶體中符合載線串聯終止邏輯電路(stub series terminated logic, SSTL)架構下的輸入/輸出電路(input/output circuits, I/O cir...
我々は, DRAM/ロジック混載LSI向けキャッシュ・アーキテクチャとして、動的可変ラインサイズ・キャッシュ(D-VLSキャッシュ)を提案している.D- VLSキャッシュは, 高オンチップ・メモリバン...
This paper proposes a novel cache architecture suit-able for merged DRAM/logic LSIs, which is called...
Integrating main memory (DRAM) and processors into a single chip, or merged DRAM/logic LSI, makes it...
Intelligent Memory Systems: Second International Workshop, IMS 2000, Cambridge, MA, USA, November 12...
This paper proposes an on-chip memory-path architecture employing the dynamically variable line-size...
平成19~20年度科学研究費補助金(若手研究(B))研究成果報告書近年、ノート・パソコンや携帯電話等の携帯端末においても高性能プロセッサが搭載されつつある。例えば携帯電話の内蔵カメラで撮影した動画を送...
DAシンポジウム2008-システムLSI設計技術とDA- : 2008年8月26日(火)-27日(水) : 静岡一般的にオンチップメモリはノイズマージンの確保及び、静的消費エネルギーの削減を達成のため...
研究代表者publisher研究種目:若手研究 (B); 研究期間:2007~2009; 課題番号:19700047; 研究分野:計算機アーキテクチャ; 科研費の分科・細目:計算機システム・ネットワー...
オフチップアクセス速度が問題を解決するために,チップマルチプロセッサ(CMP)上には大容量のキャッシュが搭載されている.オンチップキャッシュ容量を有効に利用するためには,共有型キャッシュが望ましい.し...
This paper proposes a novel cache architecture suitable for merged DRAM/logic LSIs, which is called ...
This paper proposes an on-chip memory-path architecture employing the dynamically variable line-size...
This paper proposes a novel cache architecture suitable for merged DRAM/logic LSIs, which is called ...
DAシンポジウム2008 : システムLSI設計技術とDA : 2008年8月26日(火)-27日(水) : 静岡本稿では,組込みシステムにおけるメモリシステムの消費エネルギー削減を目的として,一回あ...
Abstract — This paper introduces our research status focusing on 3D-implemented microprocessors. 3D-...
本文針對高速記憶體中符合載線串聯終止邏輯電路(stub series terminated logic, SSTL)架構下的輸入/輸出電路(input/output circuits, I/O cir...
我々は, DRAM/ロジック混載LSI向けキャッシュ・アーキテクチャとして、動的可変ラインサイズ・キャッシュ(D-VLSキャッシュ)を提案している.D- VLSキャッシュは, 高オンチップ・メモリバン...
This paper proposes a novel cache architecture suit-able for merged DRAM/logic LSIs, which is called...
Integrating main memory (DRAM) and processors into a single chip, or merged DRAM/logic LSI, makes it...
Intelligent Memory Systems: Second International Workshop, IMS 2000, Cambridge, MA, USA, November 12...
This paper proposes an on-chip memory-path architecture employing the dynamically variable line-size...
平成19~20年度科学研究費補助金(若手研究(B))研究成果報告書近年、ノート・パソコンや携帯電話等の携帯端末においても高性能プロセッサが搭載されつつある。例えば携帯電話の内蔵カメラで撮影した動画を送...
DAシンポジウム2008-システムLSI設計技術とDA- : 2008年8月26日(火)-27日(水) : 静岡一般的にオンチップメモリはノイズマージンの確保及び、静的消費エネルギーの削減を達成のため...
研究代表者publisher研究種目:若手研究 (B); 研究期間:2007~2009; 課題番号:19700047; 研究分野:計算機アーキテクチャ; 科研費の分科・細目:計算機システム・ネットワー...
オフチップアクセス速度が問題を解決するために,チップマルチプロセッサ(CMP)上には大容量のキャッシュが搭載されている.オンチップキャッシュ容量を有効に利用するためには,共有型キャッシュが望ましい.し...