Der Cache-Speicher für den Softprozessor SIRIUS ist ein 4-fach assoziativer Cache-Speicher, der mit einem DDR-Interface auf einen externen Speicher zugreifen kann. Er verwaltet und beschleunigt Zugriffe vom Prozessor auf diesen Speicher. Der Cache-Speicher arbeitet intern mit 32 Bit und der doppelten Prozessortaktfrequenz und ermöglicht Systeme mit größeren Speicheranforderungen ohne signifikante Performanceverluste. Der Cache-Speicher wurde mit der Hardwarebeschreibungssprache VHDL erstellt und mit dem bestehenden Mikrocontrollersystem verbunden. Das Gesamtsystem wurde zunächst simuliert und anschließend mit dem Cyclone III FPGA Starter Kit von Altera, welches ein 32 MB DDR-RAM-Modul zur Verfügung stellt, durch Ausführen eines Testprogra...
Im Ergebnis der Arbeit ist ein VHDL-Modell des Signalprozessors TMS320C50 entstanden. Die Funktion v...
Zusammenfassung: In dieser Arbeit wurde ein modularer Rechner für Steuerungsaufgaben aufgebaut....
In diesem Beitrag wird die Hardware-Implementierung eines Datenkompressionsverfahrens auf einem FPGA...
Der Cache-Speicher für den Softprozessor SIRIUS ist ein 4-fach assoziativer Cache-Speicher, der mit ...
Der Intel iPSC/860 ist ein massiv-paralleler Rechner mit einem Hypercube-Netzwerk, dessen Rechenknot...
Zusammenfassung: Es wurde eine Signalprozessorkarte entwickelt und als Probeaufbau realisiert. ...
Den Hauptbestandteil des Operationssystems stellt der Zugriff auf SD-Karten mit dem Dateisystem FAT1...
Für den Einsatz in Sensorsystemen werden Speicherzellen vorgestellt, die zunächst während der Ermitt...
FPGAs erfreuen sich einer stetig steigenden Beliebtheit. Sie sind in der Lage, viele wissenschaftlic...
Ziel der Bachelorarbeit ist es, eine Echtzeitlinuxerweiterung für den MicroBlaze Softcore Prozessor ...
Die Partitionierung von Prozessen wird immer wichtiger. Mit der Entwicklung immer schnellerer und gr...
Zusammenfassung: Diese Arbeit beschäftigt sich mit der Systemanalyse auf einem IBM kompatiblen ...
Aufgrund der wachsenden Ressourcen heutiger FPGAs, durch neue technologische Entwicklungen, erschlie...
Das Kapitel (aus dem Buch "Mikrorechner-Systeme : Mikroprozessoren, Speicher, Peripherie", siehe Que...
In dieser Arbeit wird die Umsetzung eines multitaskingfähigen Betriebssystems für FPGA-Prozessoren v...
Im Ergebnis der Arbeit ist ein VHDL-Modell des Signalprozessors TMS320C50 entstanden. Die Funktion v...
Zusammenfassung: In dieser Arbeit wurde ein modularer Rechner für Steuerungsaufgaben aufgebaut....
In diesem Beitrag wird die Hardware-Implementierung eines Datenkompressionsverfahrens auf einem FPGA...
Der Cache-Speicher für den Softprozessor SIRIUS ist ein 4-fach assoziativer Cache-Speicher, der mit ...
Der Intel iPSC/860 ist ein massiv-paralleler Rechner mit einem Hypercube-Netzwerk, dessen Rechenknot...
Zusammenfassung: Es wurde eine Signalprozessorkarte entwickelt und als Probeaufbau realisiert. ...
Den Hauptbestandteil des Operationssystems stellt der Zugriff auf SD-Karten mit dem Dateisystem FAT1...
Für den Einsatz in Sensorsystemen werden Speicherzellen vorgestellt, die zunächst während der Ermitt...
FPGAs erfreuen sich einer stetig steigenden Beliebtheit. Sie sind in der Lage, viele wissenschaftlic...
Ziel der Bachelorarbeit ist es, eine Echtzeitlinuxerweiterung für den MicroBlaze Softcore Prozessor ...
Die Partitionierung von Prozessen wird immer wichtiger. Mit der Entwicklung immer schnellerer und gr...
Zusammenfassung: Diese Arbeit beschäftigt sich mit der Systemanalyse auf einem IBM kompatiblen ...
Aufgrund der wachsenden Ressourcen heutiger FPGAs, durch neue technologische Entwicklungen, erschlie...
Das Kapitel (aus dem Buch "Mikrorechner-Systeme : Mikroprozessoren, Speicher, Peripherie", siehe Que...
In dieser Arbeit wird die Umsetzung eines multitaskingfähigen Betriebssystems für FPGA-Prozessoren v...
Im Ergebnis der Arbeit ist ein VHDL-Modell des Signalprozessors TMS320C50 entstanden. Die Funktion v...
Zusammenfassung: In dieser Arbeit wurde ein modularer Rechner für Steuerungsaufgaben aufgebaut....
In diesem Beitrag wird die Hardware-Implementierung eines Datenkompressionsverfahrens auf einem FPGA...