Avec la miniaturisation actuelle, les circuits démontrent de plus en plus l'importance des délais d'interconnexion. Afin de réduire ce délai, l'insertion de tampons doit être effectuée durant la synthèse logique et la synthèse physique. Cette activité d'optimisation est souvent basée sur la programmation dynamique. Dans ce mémoire, la technique branch-and-bound est utilisé et le problème pour le cas spécifique d'arbres de tampons équilibrés est résolu, où toutes les charges ont un temps requis et une capacité identique. Une analyse mathématique est faite pour tenir compte d'une variété de questions de conception telles que la topologie, la bibliothèque de tampons et le changement de phase en présence d'inverseur. En combinant la programmati...
L'objectif de ce travail est de répondre aux problématiques de conception liées à l'effet d'histoire...
This paper presents a method for optimizing BiCMOS logic networks that exploits the fact that such n...
In this paper, we consider the problem of determining the smallest clock period for a combinational ...
Avec la miniaturisation actuelle, les circuits démontrent de plus en plus l'importance des délais d'...
Due to the character of the original source materials and the nature of batch digitization, quality ...
[[abstract]]The designers of field-programmable gate arrays (FPGAs) always devote to optimize the ch...
Abshrrct: Resistance of VLSI interconnections has become sig-nificant due to large die sizes and sub...
The complexity of integrated circuits requires a hierarchical design methodology that allows the use...
[[abstract]]As feature sizes shrink to deep sub-micron, the performance of VLSI chips becomes domina...
Les technologies submicroniques ont inséré des nouveaux défis dans le projet de circuits intégrés à ...
As the continuous trend of Very Large Scale Integration (VLSI) circuits technol-ogy scaling and freq...
Low power oriented circuit optimization consists in selecting the best alternative between gate sizi...
Depuis trois décennies, la tendance du marché répond à la demande actuelle de miniaturisation et d'a...
As VLSI technology enters the nanoscale regime, interconnect delay has become the bottleneck of the ...
Les circuits asynchrones suscitent de nombreux intérêts à bien des égards. Cependant la modélisation...
L'objectif de ce travail est de répondre aux problématiques de conception liées à l'effet d'histoire...
This paper presents a method for optimizing BiCMOS logic networks that exploits the fact that such n...
In this paper, we consider the problem of determining the smallest clock period for a combinational ...
Avec la miniaturisation actuelle, les circuits démontrent de plus en plus l'importance des délais d'...
Due to the character of the original source materials and the nature of batch digitization, quality ...
[[abstract]]The designers of field-programmable gate arrays (FPGAs) always devote to optimize the ch...
Abshrrct: Resistance of VLSI interconnections has become sig-nificant due to large die sizes and sub...
The complexity of integrated circuits requires a hierarchical design methodology that allows the use...
[[abstract]]As feature sizes shrink to deep sub-micron, the performance of VLSI chips becomes domina...
Les technologies submicroniques ont inséré des nouveaux défis dans le projet de circuits intégrés à ...
As the continuous trend of Very Large Scale Integration (VLSI) circuits technol-ogy scaling and freq...
Low power oriented circuit optimization consists in selecting the best alternative between gate sizi...
Depuis trois décennies, la tendance du marché répond à la demande actuelle de miniaturisation et d'a...
As VLSI technology enters the nanoscale regime, interconnect delay has become the bottleneck of the ...
Les circuits asynchrones suscitent de nombreux intérêts à bien des égards. Cependant la modélisation...
L'objectif de ce travail est de répondre aux problématiques de conception liées à l'effet d'histoire...
This paper presents a method for optimizing BiCMOS logic networks that exploits the fact that such n...
In this paper, we consider the problem of determining the smallest clock period for a combinational ...