En éste artículo se presenta una herramienta para la generación automática de multiplicadores paralelos en VHDL para síntesis. Se intenta asistir al diseñador de DSP a medida sobre plataformas FIPSOC (de Sidsa) o Virtex (de Xilinx). Se generan los siete multiplicadores: McCanny - McWhirter, De Mori, Hatamian y Cash, Ripple Carry, Carry Save, Guild y De Mori – Guild; con y sin pipelining.Eje: Procesamiento de Señales – VisiónRed de Universidades con Carreras en Informática (RedUNCI
En este trabajo se presenta un análisis del rendimiento del algoritmo de cifrado simétrico AES (Adva...
El eje de esta línea de I/D lo constituye el estudio de las arquitecturas multiprocesador que integr...
En esta línea de investigación aplicada, vinculada con los proyectos "Procesamiento Concurrente y Pa...
En éste artículo se presenta una herramienta para la generación automática de multiplicadores parale...
Este trabajo de fin de grado tiene como finalidad, la implementación de distintas arquitecturas de m...
A través del diseño de circuitos digitales básicos se pretende la realización de un multiplicador di...
Los principales lineamientos de investigación de este proyecto se orientan a las Arquitecturas que p...
Este artículo presenta la síntesis, a partir de la descripción en VHDL de un multiplicador de punto ...
Este Trabajo Fin de Grado tiene como objetivo el estudio de área, retardo y consumo de potencia de c...
Dentro de los sistemas embebidos hay una variante de sistemas multiprocesador (Multicore System on C...
En esta comunicación se presenta la realización de una práctica de la asignatura Estructura de Comp...
Con el creciente avance de la tecnología y la capacidad de computo que proveen las CPU multi-cores, ...
La disponibilidad de dispositivos de Lógica Programable de alta densidad de integración permite busc...
Los dispositivos de lógica programable permiten realizar diseños de circuitos digitales con gran fle...
En el Instituto Tecnológico Superior de Irapuato se imparte la carrera de Ingeniería en Sistemas Com...
En este trabajo se presenta un análisis del rendimiento del algoritmo de cifrado simétrico AES (Adva...
El eje de esta línea de I/D lo constituye el estudio de las arquitecturas multiprocesador que integr...
En esta línea de investigación aplicada, vinculada con los proyectos "Procesamiento Concurrente y Pa...
En éste artículo se presenta una herramienta para la generación automática de multiplicadores parale...
Este trabajo de fin de grado tiene como finalidad, la implementación de distintas arquitecturas de m...
A través del diseño de circuitos digitales básicos se pretende la realización de un multiplicador di...
Los principales lineamientos de investigación de este proyecto se orientan a las Arquitecturas que p...
Este artículo presenta la síntesis, a partir de la descripción en VHDL de un multiplicador de punto ...
Este Trabajo Fin de Grado tiene como objetivo el estudio de área, retardo y consumo de potencia de c...
Dentro de los sistemas embebidos hay una variante de sistemas multiprocesador (Multicore System on C...
En esta comunicación se presenta la realización de una práctica de la asignatura Estructura de Comp...
Con el creciente avance de la tecnología y la capacidad de computo que proveen las CPU multi-cores, ...
La disponibilidad de dispositivos de Lógica Programable de alta densidad de integración permite busc...
Los dispositivos de lógica programable permiten realizar diseños de circuitos digitales con gran fle...
En el Instituto Tecnológico Superior de Irapuato se imparte la carrera de Ingeniería en Sistemas Com...
En este trabajo se presenta un análisis del rendimiento del algoritmo de cifrado simétrico AES (Adva...
El eje de esta línea de I/D lo constituye el estudio de las arquitecturas multiprocesador que integr...
En esta línea de investigación aplicada, vinculada con los proyectos "Procesamiento Concurrente y Pa...