Publicaciones previas revelan que el flujo de referencias que llega a la cache compartida (SLLC) de un chip multiprocesador muestra poca localidad temporal. Sin embargo, muestra localidad de reuso, es decir, los bloques referenciados varias veces tienen más probabilidad de ser referenciados en un futuro. Esto provoca que, si se realiza una gestión convencional, el uso de la cache es ineficiente. Existen varias propuestas que abordan este problema para caches inclusivas, pero pocas que se centren en caches exclusivas. En este trabajo se propone un nuevo mecanismo de selección de contenidos para caches exclusivas que aprovecha la localidad de reuso que presentan los accesos a la SLLC. Consiste en incluir un Detector de Reuso entre cada cache ...
La crisis actual ha provocado modificaciones en los procedimientos llevados a cabo por los Departame...
Las bases de datos están creciendo a un ritmo acelerado, propiciado por diversos avances tecnológico...
Cómo citar el artículo Número completo Más información del artículo Página de la revista en redalyc....
La eficiencia energética de las caches en chip puede mejorarse reduciendo su voltaje de alimentación...
Un gran número de computadores en la actualidad usan memoria cache para adaptar la velocidad de la m...
La cache de primer nivel es especialmente crtica para el rendimiento del procesador. Los procesadore...
La reducción en la escala de integración no se ha traducido de modo desigual entre los procesadores ...
Sistema y método de mantenimiento de coherencia caché en arquitecturas multiprocesador y multinúcleo...
La diferencia que existe entre el tiempo de ciclo de operación del procesador y el tiempo de acceso ...
La degradación debida a las escrituras que sufren las bitcells implementadas con tecnologi´as de mem...
[ES] La compartición de recursos tiene un gran impacto en las prestaciones de los procesadores mult...
En este trabajo se analiza el impacto de la memoria cache sobre la aceleración de la ejecución del a...
El efecto Bias Temperature Instability (BTI) acelera el envejecimiento de los transistores utilizado...
La Memoria Transaccional (TM) ofrece un modelo de ejecución concurrente optimista en arquitecturas m...
Los métodos ágiles de construcción de software como eXtreme Programming y Scrum conciben el proceso ...
La crisis actual ha provocado modificaciones en los procedimientos llevados a cabo por los Departame...
Las bases de datos están creciendo a un ritmo acelerado, propiciado por diversos avances tecnológico...
Cómo citar el artículo Número completo Más información del artículo Página de la revista en redalyc....
La eficiencia energética de las caches en chip puede mejorarse reduciendo su voltaje de alimentación...
Un gran número de computadores en la actualidad usan memoria cache para adaptar la velocidad de la m...
La cache de primer nivel es especialmente crtica para el rendimiento del procesador. Los procesadore...
La reducción en la escala de integración no se ha traducido de modo desigual entre los procesadores ...
Sistema y método de mantenimiento de coherencia caché en arquitecturas multiprocesador y multinúcleo...
La diferencia que existe entre el tiempo de ciclo de operación del procesador y el tiempo de acceso ...
La degradación debida a las escrituras que sufren las bitcells implementadas con tecnologi´as de mem...
[ES] La compartición de recursos tiene un gran impacto en las prestaciones de los procesadores mult...
En este trabajo se analiza el impacto de la memoria cache sobre la aceleración de la ejecución del a...
El efecto Bias Temperature Instability (BTI) acelera el envejecimiento de los transistores utilizado...
La Memoria Transaccional (TM) ofrece un modelo de ejecución concurrente optimista en arquitecturas m...
Los métodos ágiles de construcción de software como eXtreme Programming y Scrum conciben el proceso ...
La crisis actual ha provocado modificaciones en los procedimientos llevados a cabo por los Departame...
Las bases de datos están creciendo a un ritmo acelerado, propiciado por diversos avances tecnológico...
Cómo citar el artículo Número completo Más información del artículo Página de la revista en redalyc....