Sistema y método de mantenimiento de coherencia caché en arquitecturas multiprocesador y multinúcleo. Se describe un sistema y un método que permiten mantener la coherencia caché en arquitecturas multiprocesador y multinúcleo mediante gestión de una serie de metadatos asociados a cada bloque de datos, de forma jerarquizada a nivel de núcleo, chip y sistema; denominados tokens. Para llevar a cabo el objeto de la invención, se implementa, asociado al último nivel de cache compartido en cada chip (LLC) una estructura D/F-LLC compuesta por un directorio y un filtro que contienen información sobre los bloques que están en la caches privadas de ese chip. Asimismo, asociado a cada controlador de memoria de cada chip, se implementa una estructura s...
La cache de primer nivel es especialmente crtica para el rendimiento del procesador. Los procesadore...
Producción CientíficaEn el patrón de computación denominado stencil cada elemento de una estructura ...
La jerarquía de caches y la red en el chip (NoC) son dos componentes clave de los chip multiprocesad...
En este trabajo se implementa el sistema de excepciones para un procesador escalar con arquitectura...
Los protocolos de coherencia basados en directorio están considerados como la mejor elección de dise...
La eficiencia energética de las caches en chip puede mejorarse reduciendo su voltaje de alimentación...
Existe una marcada tendencia en la industria de comercializar procesadores con múltiples núcleos, co...
La arquitectura del microprocesador se determina por muchos factores tales como: la aplicación, la v...
En la actualidad la tecnología de integración ha llegado al desarrollo de chips en escalas nanométri...
Publicaciones previas revelan que el flujo de referencias que llega a la cache compartida (SLLC) de ...
A través del presente trabajo de grado se consiguió diseñar un microprocesador de 8 bits para el des...
[ES] Cada vez más los sistemas embebidos tienen mayor relevancia en la vida cotidiana, están present...
[ES] En este trabajo se implementarán técnicas de sincronización entre los núcleos de un procesador ...
Proyecto Confidencial (Riunet)Campos Sánchez, M. (2017). Desarrollo de los núcleos de una network-on...
El mercado de los procesadores de propósito general pone a nuestra disposición hoy día chips con cie...
La cache de primer nivel es especialmente crtica para el rendimiento del procesador. Los procesadore...
Producción CientíficaEn el patrón de computación denominado stencil cada elemento de una estructura ...
La jerarquía de caches y la red en el chip (NoC) son dos componentes clave de los chip multiprocesad...
En este trabajo se implementa el sistema de excepciones para un procesador escalar con arquitectura...
Los protocolos de coherencia basados en directorio están considerados como la mejor elección de dise...
La eficiencia energética de las caches en chip puede mejorarse reduciendo su voltaje de alimentación...
Existe una marcada tendencia en la industria de comercializar procesadores con múltiples núcleos, co...
La arquitectura del microprocesador se determina por muchos factores tales como: la aplicación, la v...
En la actualidad la tecnología de integración ha llegado al desarrollo de chips en escalas nanométri...
Publicaciones previas revelan que el flujo de referencias que llega a la cache compartida (SLLC) de ...
A través del presente trabajo de grado se consiguió diseñar un microprocesador de 8 bits para el des...
[ES] Cada vez más los sistemas embebidos tienen mayor relevancia en la vida cotidiana, están present...
[ES] En este trabajo se implementarán técnicas de sincronización entre los núcleos de un procesador ...
Proyecto Confidencial (Riunet)Campos Sánchez, M. (2017). Desarrollo de los núcleos de una network-on...
El mercado de los procesadores de propósito general pone a nuestra disposición hoy día chips con cie...
La cache de primer nivel es especialmente crtica para el rendimiento del procesador. Los procesadore...
Producción CientíficaEn el patrón de computación denominado stencil cada elemento de una estructura ...
La jerarquía de caches y la red en el chip (NoC) son dos componentes clave de los chip multiprocesad...