Le transistor à effet tunnel bande à bande (TFET) est une architecture PIN à grille capable d’obtenir une pente sous le seuil inférieure à 60mV/dec à température ambiante, ce qui représente un avantage par rapport au MOSFET dans le cas d’applications basse consommation. L’objectif de cette thèse est d’étudier et de caractériser des TFETs fabriqués au CEA-LETI (sur substrats SOI avec les procédés standards CMOS), afin de comprendre et d’optimiser ces dispositifs. La première génération de TFETs a été réalisée en architecture planaire (FDSOI) et fournit une étude sur l’impact de l’hétérojonction canal source, de l’épaisseur du canal et de la température de recuit sur les performances. La seconde génération a été réalisée en architecture nanof...
Depuis une dizaine d’années, la miniaturisation des circuits microélectroniques silicium est freinée...
Depuis une dizaine d’années, la miniaturisation des circuits microélectroniques silicium est freinée...
L’amélioration des performances du transistor MOS passe par la réduction de ses dimensions. Dans que...
Le transistor à effet tunnel bande à bande (TFET) est une architecture PIN à grille capable d’obteni...
Band to band tunneling field effect transistor (TFET) is a PIN-gated architecture able to reach sub ...
Band to band tunneling field effect transistor (TFET) is a PIN-gated architecture able to reach sub ...
La demande d’objets connectés dans notre société est très importante, au vu du marché florissant des...
The connected objects demand in our society is very important , given the successfull smartphone mar...
The connected objects demand in our society is very important , given the successfull smartphone mar...
Cette thèse porte sur l’étude de transistor à effet tunnel (TFET) en FDSOI à géométries planaire et ...
This thesis presents a study of FDSOI Tunnel FETs (TFETs) from planar to trigate/nanowire structures...
This thesis presents a study of FDSOI Tunnel FETs (TFETs) from planar to trigate/nanowire structures...
This thesis presents a study of FDSOI Tunnel FETs (TFETs) from planar to trigate/nanowire structures...
This thesis presents a study of FDSOI Tunnel FETs (TFETs) from planar to trigate/nanowire structures...
This thesis presents a study of FDSOI Tunnel FETs (TFETs) from planar to trigate/nanowire structures...
Depuis une dizaine d’années, la miniaturisation des circuits microélectroniques silicium est freinée...
Depuis une dizaine d’années, la miniaturisation des circuits microélectroniques silicium est freinée...
L’amélioration des performances du transistor MOS passe par la réduction de ses dimensions. Dans que...
Le transistor à effet tunnel bande à bande (TFET) est une architecture PIN à grille capable d’obteni...
Band to band tunneling field effect transistor (TFET) is a PIN-gated architecture able to reach sub ...
Band to band tunneling field effect transistor (TFET) is a PIN-gated architecture able to reach sub ...
La demande d’objets connectés dans notre société est très importante, au vu du marché florissant des...
The connected objects demand in our society is very important , given the successfull smartphone mar...
The connected objects demand in our society is very important , given the successfull smartphone mar...
Cette thèse porte sur l’étude de transistor à effet tunnel (TFET) en FDSOI à géométries planaire et ...
This thesis presents a study of FDSOI Tunnel FETs (TFETs) from planar to trigate/nanowire structures...
This thesis presents a study of FDSOI Tunnel FETs (TFETs) from planar to trigate/nanowire structures...
This thesis presents a study of FDSOI Tunnel FETs (TFETs) from planar to trigate/nanowire structures...
This thesis presents a study of FDSOI Tunnel FETs (TFETs) from planar to trigate/nanowire structures...
This thesis presents a study of FDSOI Tunnel FETs (TFETs) from planar to trigate/nanowire structures...
Depuis une dizaine d’années, la miniaturisation des circuits microélectroniques silicium est freinée...
Depuis une dizaine d’années, la miniaturisation des circuits microélectroniques silicium est freinée...
L’amélioration des performances du transistor MOS passe par la réduction de ses dimensions. Dans que...