Afin d’améliorer les performances électriques dans les circuits intégrés en 3D, une large modélisation électromagnétique et une caractérisation haute fréquence sont requises. Cela a pour but de quantifier et prédire les phénomènes de couplage par le substrat qui peuvent survenir dans ces circuits intégrés. Ces couplages sont principalement dus aux nombreuses interconnexions verticales par unité de volume qui traversent le silicium et que l’on nomme « Through Silicon Vias » (TSV).L’objectif de cette thèse est de proposer des règles d’optimisation des performances, à savoir la minimisation des effets de couplage par les substrats en RF. Pour cela, différentes configurations de structures de test utilisées pour analyser le couplage sont caract...
As an alternative to the scaling-down of transistor feature-size in order to keep up the Moore’s law...
Ces dernières années, l’évolution de la taille des circuits intégrés a été dirigée par la loi de Moo...
Substrate coupling effects in integrated circuits can severely degenerate the performance of these c...
Ces dernières années ont vu l'émergence d'un nouveaux concept dans le domaine de la microélectroniqu...
Ces travaux de doctorat portent sur la caractérisation, la modélisation et l'optimisation des perfor...
The aim of this doctoral work is to study the new kind of interconnections like TSV (Through Silicon...
This PhD work deals with characterization and electrical modeling of interconnection networks for 3D...
To improve performances of integrated circuits and decrease the technology cost, designers follow “M...
International audienceThe doubling of number of transistors in integrated circuits every two years, ...
Depuis plus de 50 ans, l’industrie de la microélectronique ne cesse d’évoluer afin de répondre à la ...
Le travail de doctorat réalisé s'attache à étudier les nouveaux types d'interconnexions comme les TS...
Current innovations in electronics combine performance, size and cost criteria. Nevertheless, in the...
This paper presents a 3D circuit model capable of rapidly and accurately evaluating substrate noise ...
International audience3D Si integration seems a right way to go and compete with Moore’s law (more t...
As an alternative to the scaling-down of transistor feature-size in order to keep up the Moore’s law...
Ces dernières années, l’évolution de la taille des circuits intégrés a été dirigée par la loi de Moo...
Substrate coupling effects in integrated circuits can severely degenerate the performance of these c...
Ces dernières années ont vu l'émergence d'un nouveaux concept dans le domaine de la microélectroniqu...
Ces travaux de doctorat portent sur la caractérisation, la modélisation et l'optimisation des perfor...
The aim of this doctoral work is to study the new kind of interconnections like TSV (Through Silicon...
This PhD work deals with characterization and electrical modeling of interconnection networks for 3D...
To improve performances of integrated circuits and decrease the technology cost, designers follow “M...
International audienceThe doubling of number of transistors in integrated circuits every two years, ...
Depuis plus de 50 ans, l’industrie de la microélectronique ne cesse d’évoluer afin de répondre à la ...
Le travail de doctorat réalisé s'attache à étudier les nouveaux types d'interconnexions comme les TS...
Current innovations in electronics combine performance, size and cost criteria. Nevertheless, in the...
This paper presents a 3D circuit model capable of rapidly and accurately evaluating substrate noise ...
International audience3D Si integration seems a right way to go and compete with Moore’s law (more t...
As an alternative to the scaling-down of transistor feature-size in order to keep up the Moore’s law...
Ces dernières années, l’évolution de la taille des circuits intégrés a été dirigée par la loi de Moo...
Substrate coupling effects in integrated circuits can severely degenerate the performance of these c...