La miniaturisation des transistors MOSFETs sur silicium massif présente de nombreux enjeux en raison de l'apparition de phénomènes parasites. Notamment, la réduction de la surface des dispositifs entraîne une dégradation de la variabilité de leurs caractéristiques électriques. La technologie planaire totalement désertée, appelée communément FDSOI (pour Fully Depleted Silicon on Insulator), permet d'améliorer le contrôle électrostatique de la grille sur le canal de conduction et par conséquent d'optimiser les performances. De plus, de par la présence d'un canal non dopé, il est possible de réduire efficacement la variabilité de la tension de seuil des transistors. Cela se traduit par un meilleur rendement et par une diminution de la tension ...
Several emerging devices have been proposed to continue the CMOS scaling. To assess scalability, dev...
.Thin film technologies appear as reliable solutions for Nano electronics to go beyond bulk silicon ...
International audienceThis paper describes a design approach based on optimization of embedded SRAMs...
The scaling of bulk MOSFETs transistors is facing various difficulties at the nanometer era. The var...
La course à la miniaturisation requiert l'introduction d'architectures de transistors innovantes enr...
As transistor dimensions are scaled down in accordance with Moore's Law to provide for improved perf...
In this article, the impact of random fluctuation sources, such as metal gate granularity (MGG), lin...
Fully Depleted Silicon on Insulator (FDSOI) and Fin Field Effect Transistor (FinFET) are new innovat...
Driven by the strong growth of smartphone and tablet devices, an exponential growth for the mobile S...
Les fluctuations électriques des composants sont une limitation à la miniaturisation des circuits. M...
Durant les 5 dernières décennies, les technologies CMOS se sont imposées comme méthode de fabricatio...
The downscaling of device geometry towards its physical limits exacerbates the impact of the inevita...
Several emerging devices have been proposed to continue the CMOS scaling. To assess scalability, dev...
.Thin film technologies appear as reliable solutions for Nano electronics to go beyond bulk silicon ...
International audienceThis paper describes a design approach based on optimization of embedded SRAMs...
The scaling of bulk MOSFETs transistors is facing various difficulties at the nanometer era. The var...
La course à la miniaturisation requiert l'introduction d'architectures de transistors innovantes enr...
As transistor dimensions are scaled down in accordance with Moore's Law to provide for improved perf...
In this article, the impact of random fluctuation sources, such as metal gate granularity (MGG), lin...
Fully Depleted Silicon on Insulator (FDSOI) and Fin Field Effect Transistor (FinFET) are new innovat...
Driven by the strong growth of smartphone and tablet devices, an exponential growth for the mobile S...
Les fluctuations électriques des composants sont une limitation à la miniaturisation des circuits. M...
Durant les 5 dernières décennies, les technologies CMOS se sont imposées comme méthode de fabricatio...
The downscaling of device geometry towards its physical limits exacerbates the impact of the inevita...
Several emerging devices have been proposed to continue the CMOS scaling. To assess scalability, dev...
.Thin film technologies appear as reliable solutions for Nano electronics to go beyond bulk silicon ...
International audienceThis paper describes a design approach based on optimization of embedded SRAMs...