Dans cette thèse, nous proposons une méthodologie de co-conception des systèmes dynamiquement reconfigurables basés sur FPGA. Notre méthodologie s’appuie sur l’Ingénierie Dirigée par les Modèles (IDM) dont la spécification des modèles est décrite avec le profil MARTE. Les travaux présentés visent à garantir la flexibilité, la réutilisabilité et l’automatisation afin de faciliter le travail du concepteur et d’améliorer sa productivité. La première contribution réside dans la modélisation à haut-niveau d’abstraction permettant de cacher un grand nombre de détails d’implémentation. Un flot de conception est défini pour la modélisation des FPGAs, basé sur l’IDM afin d’assurer l’automatisation de la génération de code. Suivant ce flot, plusieurs...
This work proposes a control design methodology for FPGA-based reconfigurable systems aiming at incr...
Avec l'évolution des techniques de reconfiguration partielle pour les systèmes embarqués, le besoin ...
International audienceAs SoC design complexity is escalating to new heights, there is a critical nee...
The works presented in this dissertation propose a co-design methodology of dynamically reconfigurab...
Dans cette thèse, nous proposons une méthodologie de co-conception des systèmes dynamiquement reconf...
The works presented in this dissertation are carried out in the context of System-on-Chip (SoC) and ...
Abstract — As System-on-Chip (SoC) based embedded systems have become a de-facto industry standard, ...
International audienceAs System-on-Chip (SoC) based embedded systems have become a de-facto industry...
International audienceAs System-on-Chip (SoC) architectures become pivotal for designing embedded sy...
International audienceSystem-on-Chip (SoC) architectures are becoming the preferred solution for imp...
This manuscript summarizes my research activities since my thesis defended September 2002. Some of m...
International audienceThis paper presents a co-design methodology based on RecoMARTE, an extension t...
Abstract — System-on-Chip (SoC) architectures are becoming the preferred solution for implementing m...
Les travaux présentés dans cette thèse sont effectuées dans le cadre des Systèmes sur puce (SoC, Sys...
International audienceControlling dynamic and partial reconfigurations becomes one of the most impor...
This work proposes a control design methodology for FPGA-based reconfigurable systems aiming at incr...
Avec l'évolution des techniques de reconfiguration partielle pour les systèmes embarqués, le besoin ...
International audienceAs SoC design complexity is escalating to new heights, there is a critical nee...
The works presented in this dissertation propose a co-design methodology of dynamically reconfigurab...
Dans cette thèse, nous proposons une méthodologie de co-conception des systèmes dynamiquement reconf...
The works presented in this dissertation are carried out in the context of System-on-Chip (SoC) and ...
Abstract — As System-on-Chip (SoC) based embedded systems have become a de-facto industry standard, ...
International audienceAs System-on-Chip (SoC) based embedded systems have become a de-facto industry...
International audienceAs System-on-Chip (SoC) architectures become pivotal for designing embedded sy...
International audienceSystem-on-Chip (SoC) architectures are becoming the preferred solution for imp...
This manuscript summarizes my research activities since my thesis defended September 2002. Some of m...
International audienceThis paper presents a co-design methodology based on RecoMARTE, an extension t...
Abstract — System-on-Chip (SoC) architectures are becoming the preferred solution for implementing m...
Les travaux présentés dans cette thèse sont effectuées dans le cadre des Systèmes sur puce (SoC, Sys...
International audienceControlling dynamic and partial reconfigurations becomes one of the most impor...
This work proposes a control design methodology for FPGA-based reconfigurable systems aiming at incr...
Avec l'évolution des techniques de reconfiguration partielle pour les systèmes embarqués, le besoin ...
International audienceAs SoC design complexity is escalating to new heights, there is a critical nee...