近年來因為可攜式的電子產品需求量大增,大眾對於電池的續航力的要求也越來越高,因而功率消耗的問題成為受人曯目的重要議題。使用Verilog HDL來開發硬體時,可以從中得到功率消耗的資訊,但是卻相當的耗費時間。考慮到系統整體的運作,包含硬體與軟體部分的耗能評估及管理,希望能有更快速的機制。若能從暫存器傳輸層級提升至較高層級的硬體描述語言SystemC,並且將耗能的資訊加入於SystemC之中,便可以有效率地達到耗能評估及管理的目的。本文中,我們選用了一個開放原始碼,是由Sun UltralSPARC T1所延伸出的Simply RISC處理器,並提出基於Verilog HDL轉換成SystemC的功率消耗模組。隨後在以模擬器執行軟體的過程中,便可以提供此SystemC所模擬之硬體模組的功率耗費情形,而不必使用原有的Verilog HDL模組,因此效能可以達到15倍之多。由實驗的結果得知此功耗模組相較於以Verilog HDL原始碼經由電子設計自動化工具所量測的誤差值在3%以下,因此使用較高層級的硬體描述語言來進行耗能的評估也能有很好的準確性。With the growing demand of the portable devices in recent years, battery life and power consumption have become important in the design of embedded systems. While the Verilog HDL is popular for hardware engineers to design chips, it is very time-consuming to using Verilog ...