文章提出了一种基于逐位循环开方算法,"四位一开方”的浮点开方运算单元的电路设计方案,使限制周期时间的循环迭代部分的门级数降低到14级.按14级门延时为周期时间计算,完成一个IEEE单、双精度浮点数的开方运算分别需要15和29周期.同时,文章对目前开方运算所采用的两类主要的算法-逐位循环开方算法和牛顿-莱福森迭代开方算法进行了描述,其中包括数的冗余表示等内容.国家高技术研究发展计划(863计划); 教育部科学技术研究项目; 教育部优秀青年教师资助计划中文核心期刊要目总览(PKU)中国科学引文数据库(CSCD)01139-41,873
京都大学0048新制・課程博士博士(農学)甲第18323号農博第2048号新制||農||1021(附属図書館)学位論文||H26||N4830(農学部図書室)31181京都大学大学院農学研究科農学専攻...
2009-2010年度科学研究費補助金(若手研究(B))研究成果報告書 課題番号:21760436 研究代表者:山本憲司 (鹿児島大学理工学研究科(工学系)助教)シングルデッキ型浮屋根式タンクにおける...
现场总线通讯圆卡是现场总线仪表中的通用部件 ,与不同的传感器信号调理电路相结合 ,可构成不同的现场总线仪表。它需要在严格的工作电流限制下 ,实时处理复杂的通讯协议 ,且对体积和可靠性等方面也都有较高要...
集積回路技術の進歩に伴ってシステムレベル設計技術の普及が本格的に進んでいる一方,システムレベル設計を行うことのできる技術者は不足しており,その育成が大きな課題になっている.本稿では,システムレベル設計...
当下新能源快速发展,分布式能源接入使得配电网络结构复杂化,但是由于传统配电网存在网架结构薄弱,信息化和自动化程度低的问题,使得配网面临多态分布,潮流控制和故障定位困难等挑战。同时由于传统的PMU设备,...
随着嵌入式等实时系统技术的发展,越来越多的数字信号处理要求将开平方等运算用硬件实现.本文介绍了一种改进的不恢复余数的开平方算法,分析了它的一些优点,用VHDL语言在Xilinx公司的FPGA器件上实现...
エンベデド・コア・ベースの設計手法を用いることにより, システム・オン・シリコンが実現可能になってきた.そこで, ハードウェア化したスレッド制御機構をFPGA(Field Programmable G...
本文主要研究和解决了集成电路(Integrated Circuit)制造过程中薄膜淀积工艺中的多晶硅凸起缺陷(Bump Defect),对凸起缺陷的发现、缺陷分析、产生原理进行了分析和论述,通过理论和...
网格是伴随着互联网技术而迅速发展起来的,网格(Grid)的出现,将掀起互联网的第三个高潮。本文主要从网格的由来、定义、类型、应用、现状及发展等方面,对网格这一构筑在因特网上的一组新兴技术作一浅析。中文...
リコンフィギャラブルIP(Intellectual Property)をSoC(System on a chip)に搭載することで,専用回路であるASIC(Application Specific I...
配置処理はFPGA自動設計フローの中で最も時間を費やす工程の一つである.近年では,FPGAの性能向上によって実装回路の大規模化が進み,自動設計に要する時間が急激に増加しているため,FPGA配置の高速化...
通过重用存储区域的标识设计iTLB.首先,将虚拟页号的高位编码成较短的存储区域标识,来减少iTLB查询时的比较位数.其次,在运行到新的存储区域之前,一直重用上次指令所在的存储区域的标识.实验结果表明,...
2011-2013年度科学研究費助成事業(挑戦的萌芽研究)研究成果報告書 課題番号:23656494 研究代表者:吉田昌弘(鹿児島大学・理工学研究科・教授)分子構造中に不斉炭素を有する側鎖型の強誘電性...
ここでは脳と神経の機能の電気回路的及び数学的モデルを作ることを考察した.そこで先づ脳と神経の機能についてその概略を文献(1)によって解説し,今日迄に考えられたモデルのうち,南雲氏の能動線路(ニュリスタ...
[[abstract]]多核心系統架構為目前處理器的設計趨勢,它提升工作效率且降低功率消耗,本研究主要是以多核心架構的嵌入式系統,提升經驗模態分解(Empirical Mode Decompositi...
京都大学0048新制・課程博士博士(農学)甲第18323号農博第2048号新制||農||1021(附属図書館)学位論文||H26||N4830(農学部図書室)31181京都大学大学院農学研究科農学専攻...
2009-2010年度科学研究費補助金(若手研究(B))研究成果報告書 課題番号:21760436 研究代表者:山本憲司 (鹿児島大学理工学研究科(工学系)助教)シングルデッキ型浮屋根式タンクにおける...
现场总线通讯圆卡是现场总线仪表中的通用部件 ,与不同的传感器信号调理电路相结合 ,可构成不同的现场总线仪表。它需要在严格的工作电流限制下 ,实时处理复杂的通讯协议 ,且对体积和可靠性等方面也都有较高要...
集積回路技術の進歩に伴ってシステムレベル設計技術の普及が本格的に進んでいる一方,システムレベル設計を行うことのできる技術者は不足しており,その育成が大きな課題になっている.本稿では,システムレベル設計...
当下新能源快速发展,分布式能源接入使得配电网络结构复杂化,但是由于传统配电网存在网架结构薄弱,信息化和自动化程度低的问题,使得配网面临多态分布,潮流控制和故障定位困难等挑战。同时由于传统的PMU设备,...
随着嵌入式等实时系统技术的发展,越来越多的数字信号处理要求将开平方等运算用硬件实现.本文介绍了一种改进的不恢复余数的开平方算法,分析了它的一些优点,用VHDL语言在Xilinx公司的FPGA器件上实现...
エンベデド・コア・ベースの設計手法を用いることにより, システム・オン・シリコンが実現可能になってきた.そこで, ハードウェア化したスレッド制御機構をFPGA(Field Programmable G...
本文主要研究和解决了集成电路(Integrated Circuit)制造过程中薄膜淀积工艺中的多晶硅凸起缺陷(Bump Defect),对凸起缺陷的发现、缺陷分析、产生原理进行了分析和论述,通过理论和...
网格是伴随着互联网技术而迅速发展起来的,网格(Grid)的出现,将掀起互联网的第三个高潮。本文主要从网格的由来、定义、类型、应用、现状及发展等方面,对网格这一构筑在因特网上的一组新兴技术作一浅析。中文...
リコンフィギャラブルIP(Intellectual Property)をSoC(System on a chip)に搭載することで,専用回路であるASIC(Application Specific I...
配置処理はFPGA自動設計フローの中で最も時間を費やす工程の一つである.近年では,FPGAの性能向上によって実装回路の大規模化が進み,自動設計に要する時間が急激に増加しているため,FPGA配置の高速化...
通过重用存储区域的标识设计iTLB.首先,将虚拟页号的高位编码成较短的存储区域标识,来减少iTLB查询时的比较位数.其次,在运行到新的存储区域之前,一直重用上次指令所在的存储区域的标识.实验结果表明,...
2011-2013年度科学研究費助成事業(挑戦的萌芽研究)研究成果報告書 課題番号:23656494 研究代表者:吉田昌弘(鹿児島大学・理工学研究科・教授)分子構造中に不斉炭素を有する側鎖型の強誘電性...
ここでは脳と神経の機能の電気回路的及び数学的モデルを作ることを考察した.そこで先づ脳と神経の機能についてその概略を文献(1)によって解説し,今日迄に考えられたモデルのうち,南雲氏の能動線路(ニュリスタ...
[[abstract]]多核心系統架構為目前處理器的設計趨勢,它提升工作效率且降低功率消耗,本研究主要是以多核心架構的嵌入式系統,提升經驗模態分解(Empirical Mode Decompositi...
京都大学0048新制・課程博士博士(農学)甲第18323号農博第2048号新制||農||1021(附属図書館)学位論文||H26||N4830(農学部図書室)31181京都大学大学院農学研究科農学専攻...
2009-2010年度科学研究費補助金(若手研究(B))研究成果報告書 課題番号:21760436 研究代表者:山本憲司 (鹿児島大学理工学研究科(工学系)助教)シングルデッキ型浮屋根式タンクにおける...
现场总线通讯圆卡是现场总线仪表中的通用部件 ,与不同的传感器信号调理电路相结合 ,可构成不同的现场总线仪表。它需要在严格的工作电流限制下 ,实时处理复杂的通讯协议 ,且对体积和可靠性等方面也都有较高要...