提出一种9管单端SRAM单元结构,该种SRAM单元采用读写分离方式,具有较高的保持稳定性和读稳定性.该单元采用新的写操作方式,使由其组成的存储阵列中,处于“假读”状态的单元仍具有较高的稳定性,因此在布局时能够采用位交叉布局,进而采用简单的错误纠正码(ECC)方式解决由软失效引起的多比特错误问题.仿真结果显示,当电源电压为300 mV时,该种结构的静态噪声容限为100 mV,处于“假读”状态的单元静态噪声容限为70 mV.中文核心期刊要目总览(PKU)中国科技核心期刊(ISTIC)中国科学引文数据库(CSCD)04721-7244
介绍了一个用于高精度模数转换器,采用0.25μm CMOS工艺的高性能采样保持电路.该采样保持电路的采样频率为20MHz,允许最大采样信号频率为10MHz,在电源电压为2.5V的情况下,采样信号全差分...
Subthreshold circuits are increasingly popular especially in ultra-low power applications like wirel...
In recent years, to reduce power consumption and increase cell resistance against soft error, severa...
指導教授:蕭明椿博士[[abstract]]在修平研究所這兩年說短不短說長不長,指導教授蕭明椿老師不只教導我在學術上的研究,平時就對待任何事情,也時常提醒我態度的謹慎,將所做事情完善的處理好。除了蕭老...
为了降低SoC总线功耗,提出一种总线低功耗分支编码.该编码的基本思想为:对于地址总线,当地址连续时将地址总线死锁,当地址不连续时动态地调整窗口大小对其进行翻转编码;对于数据总线,对不同数据位宽分别设置...
[[abstract]]本創作提出一種同時兼具低待機電流及高操作速度之三電晶體式動態隨機存取記憶體晶胞,其係由一寫入電晶體N1、一儲存電晶體N2以及一讀取電晶體N3所組成,其中,該寫入電晶體N1之基底...
在本篇論文中,一個0.4伏特單次存取能量消耗4.76微微焦耳11.6百萬赫芝1千位元靜態隨機存取記憶體被實現,以台積電90奈米互補式金氧半製程製造完成。由於單端存取的機制,與傳統的6個電晶體記憶單元相...
[[abstract]]本創作提出一種可降低讀取干擾之三電晶體式DRAM晶胞,其係由一寫入電晶體N1、一儲存電晶體N2以及一讀取電晶體N3所組成,其中,該寫入電晶體N1和該儲存電晶體N2係為NMOS電...
[[abstract]]本創作提出一低功率電壓位準轉換電路,用以將一第一信號轉換為一第二信號,該電壓位準轉換電路係由一第一反相器(1)、一第二反相器(2)、一第三反相器(3)、一拉升電晶體(4)、一回...
Low power circuit is an important concern for portable and battery operated applications. An attract...
SRAM cell is the basic memory devices which is made from the combination of Flip Flop and registers ...
option for CMOS ICs. As the supply voltage of low-power ICs decreases, it must remain compatible wit...
在传统集成电路(IC)的低功耗设计方法基础上,提出3种低功耗技术,并实现无线传感网传感器节点,作为实例验证.在系统级,提出联合编译技术的优化策略以及为无线传感网提供特殊低功耗模式的硬件架构.在电路级,...
[[abstract]]本創作提出一種寫入操作時降低電源電壓之雙埠(Dual port)SRAM,其係包括一記憶體陣列,該記憶體陣列係由複數列記憶體晶胞與複數行記憶體晶胞所組成,每一列記憶體晶胞與每一...
The Low Voltage Low Power (LVLP) 8T, 11T, 13T and ZA SRAM cell is designed using the dynamic logic S...
介绍了一个用于高精度模数转换器,采用0.25μm CMOS工艺的高性能采样保持电路.该采样保持电路的采样频率为20MHz,允许最大采样信号频率为10MHz,在电源电压为2.5V的情况下,采样信号全差分...
Subthreshold circuits are increasingly popular especially in ultra-low power applications like wirel...
In recent years, to reduce power consumption and increase cell resistance against soft error, severa...
指導教授:蕭明椿博士[[abstract]]在修平研究所這兩年說短不短說長不長,指導教授蕭明椿老師不只教導我在學術上的研究,平時就對待任何事情,也時常提醒我態度的謹慎,將所做事情完善的處理好。除了蕭老...
为了降低SoC总线功耗,提出一种总线低功耗分支编码.该编码的基本思想为:对于地址总线,当地址连续时将地址总线死锁,当地址不连续时动态地调整窗口大小对其进行翻转编码;对于数据总线,对不同数据位宽分别设置...
[[abstract]]本創作提出一種同時兼具低待機電流及高操作速度之三電晶體式動態隨機存取記憶體晶胞,其係由一寫入電晶體N1、一儲存電晶體N2以及一讀取電晶體N3所組成,其中,該寫入電晶體N1之基底...
在本篇論文中,一個0.4伏特單次存取能量消耗4.76微微焦耳11.6百萬赫芝1千位元靜態隨機存取記憶體被實現,以台積電90奈米互補式金氧半製程製造完成。由於單端存取的機制,與傳統的6個電晶體記憶單元相...
[[abstract]]本創作提出一種可降低讀取干擾之三電晶體式DRAM晶胞,其係由一寫入電晶體N1、一儲存電晶體N2以及一讀取電晶體N3所組成,其中,該寫入電晶體N1和該儲存電晶體N2係為NMOS電...
[[abstract]]本創作提出一低功率電壓位準轉換電路,用以將一第一信號轉換為一第二信號,該電壓位準轉換電路係由一第一反相器(1)、一第二反相器(2)、一第三反相器(3)、一拉升電晶體(4)、一回...
Low power circuit is an important concern for portable and battery operated applications. An attract...
SRAM cell is the basic memory devices which is made from the combination of Flip Flop and registers ...
option for CMOS ICs. As the supply voltage of low-power ICs decreases, it must remain compatible wit...
在传统集成电路(IC)的低功耗设计方法基础上,提出3种低功耗技术,并实现无线传感网传感器节点,作为实例验证.在系统级,提出联合编译技术的优化策略以及为无线传感网提供特殊低功耗模式的硬件架构.在电路级,...
[[abstract]]本創作提出一種寫入操作時降低電源電壓之雙埠(Dual port)SRAM,其係包括一記憶體陣列,該記憶體陣列係由複數列記憶體晶胞與複數行記憶體晶胞所組成,每一列記憶體晶胞與每一...
The Low Voltage Low Power (LVLP) 8T, 11T, 13T and ZA SRAM cell is designed using the dynamic logic S...
介绍了一个用于高精度模数转换器,采用0.25μm CMOS工艺的高性能采样保持电路.该采样保持电路的采样频率为20MHz,允许最大采样信号频率为10MHz,在电源电压为2.5V的情况下,采样信号全差分...
Subthreshold circuits are increasingly popular especially in ultra-low power applications like wirel...
In recent years, to reduce power consumption and increase cell resistance against soft error, severa...