- Ce papier présente une implémentation sur FPGA (Field Programmable Gate Array) d'un turbo codeur-décodeur en blocs de faible complexité pour des applications à haut débit (i.e. > 25Mbps). Le code retenu pour l'implémentation est le code produit BCH étendu (32, 26, 4)2 (résultant de la concaténation de deux codes BCH étendus (32,26,4)). Les simulations en langage C et la synthèse en VHDL ont permis de montrer que l'utilisation de la structure itérative à traitement par blocs pour l'implémentation du turbo codeur-décodeur peut atteindre un débit de 50 Mbits/s tout en ayant une faible complexité (i.e. < 4500 éléments logiques)
Dans ce travail on va montrer que les turbocodes sont parmi les meilleurs codes correcteurs d’erreur...
Dans cet article, nous proposons un système complet de transmission d'images fixes. Ce système compr...
Les Sciences et Technologies de l'Information et de la Communication (STIC) continuent de progresser...
- Cet article présente la conception d'un décodeur BCH (32,19,6) à entrées et sorties pondérées corr...
Cet article présente les derniers résultats concernant les turbo codes en blocs, obtenus à partir de...
- Cet article propose une nouvelle architecture de turbo décodage de codes BCH (128,106,8) à entrées...
Cet article propose une étude comparée entre algorithme et architecture en vue de l'implantation sur...
Les performances des turbo codes pour des faibles taux d'erreurs binaires (10-7 à 10-10) ne sont pas...
Les erreurs induites par le bruit du canal, influence la qualité de la transmission numérique. Cette...
Dans ce papier, nous proposons une structure en cascade pour améliorer l'algorithme de correction de...
Un générateur matériel de bruit blanc gaussien de "bonne qualité" est développé sur une cible FPGA, ...
De nombreux systèmes de communication sans fil ont adopté les codes turbo et les codes convolutifs c...
Ce papier présente une nouvelle technique de synchronisation de systèmes exploitant des turbo-codes ...
Les turbo codes possèdent des performances proches des limites de Shannon mais cependant, à rapport ...
Dans ce papier, nous étudions les performances d'un turbo-égaliseur sur des canaux sélectifs en fréq...
Dans ce travail on va montrer que les turbocodes sont parmi les meilleurs codes correcteurs d’erreur...
Dans cet article, nous proposons un système complet de transmission d'images fixes. Ce système compr...
Les Sciences et Technologies de l'Information et de la Communication (STIC) continuent de progresser...
- Cet article présente la conception d'un décodeur BCH (32,19,6) à entrées et sorties pondérées corr...
Cet article présente les derniers résultats concernant les turbo codes en blocs, obtenus à partir de...
- Cet article propose une nouvelle architecture de turbo décodage de codes BCH (128,106,8) à entrées...
Cet article propose une étude comparée entre algorithme et architecture en vue de l'implantation sur...
Les performances des turbo codes pour des faibles taux d'erreurs binaires (10-7 à 10-10) ne sont pas...
Les erreurs induites par le bruit du canal, influence la qualité de la transmission numérique. Cette...
Dans ce papier, nous proposons une structure en cascade pour améliorer l'algorithme de correction de...
Un générateur matériel de bruit blanc gaussien de "bonne qualité" est développé sur une cible FPGA, ...
De nombreux systèmes de communication sans fil ont adopté les codes turbo et les codes convolutifs c...
Ce papier présente une nouvelle technique de synchronisation de systèmes exploitant des turbo-codes ...
Les turbo codes possèdent des performances proches des limites de Shannon mais cependant, à rapport ...
Dans ce papier, nous étudions les performances d'un turbo-égaliseur sur des canaux sélectifs en fréq...
Dans ce travail on va montrer que les turbocodes sont parmi les meilleurs codes correcteurs d’erreur...
Dans cet article, nous proposons un système complet de transmission d'images fixes. Ce système compr...
Les Sciences et Technologies de l'Information et de la Communication (STIC) continuent de progresser...