Cet article propose une étude comparée entre algorithme et architecture en vue de l'implantation sur silicium et plus particulièrement sur FPGA d'un circuit de turbo-décodage de codes BCH(128,120,4). L'utilisation du langage C - pour les simulations - et du VHDL - pour la synthèse - permettent de comparer les performances et la complexité du circuit en fonction de quelques paramètres essentiels au déroulement de l'algorithme de décodage comme le nombre de bits de quantification, le nombre de concurrents et le nombre de vecteurs de tests
National audienceUn simulateur matériel permet de reproduire un canal radio souhaité et de tester au...
Cet article présente une amélioration des étages de synchronisation et de poursuite d’un système de ...
Ce papier présente une nouvelle technique de synchronisation de systèmes exploitant des turbo-codes ...
- Cet article propose une nouvelle architecture de turbo décodage de codes BCH (128,106,8) à entrées...
- Cet article présente la conception d'un décodeur BCH (32,19,6) à entrées et sorties pondérées corr...
- Ce papier présente une implémentation sur FPGA (Field Programmable Gate Array) d'un turbo codeur-d...
Cet article présente les derniers résultats concernant les turbo codes en blocs, obtenus à partir de...
Un générateur matériel de bruit blanc gaussien de "bonne qualité" est développé sur une cible FPGA, ...
L'implémentation de l'algorithme MAP (ou BCJR, APP,...) requiert une mémoire de sauvegarde des proba...
Les décodeurs basés sur les algorithmes génétiques (AG) appliqués aux codes BCH ont de bonnes perfor...
Les performances des turbo codes pour des faibles taux d'erreurs binaires (10-7 à 10-10) ne sont pas...
- Cet article propose un récepteur itératif de faible complexité pour les transmissions multicodes d...
Cette étude est réalisée dans le cadre des réunions de travail du GDR PRC ISIS du CNRS (opération 6....
National audienceCet article étudie la conception d'un opérateur reconfigurable à grain moyen fortem...
- Les séquences complexes, comparées aux séquences binaires présentent de bonnes performances en ter...
National audienceUn simulateur matériel permet de reproduire un canal radio souhaité et de tester au...
Cet article présente une amélioration des étages de synchronisation et de poursuite d’un système de ...
Ce papier présente une nouvelle technique de synchronisation de systèmes exploitant des turbo-codes ...
- Cet article propose une nouvelle architecture de turbo décodage de codes BCH (128,106,8) à entrées...
- Cet article présente la conception d'un décodeur BCH (32,19,6) à entrées et sorties pondérées corr...
- Ce papier présente une implémentation sur FPGA (Field Programmable Gate Array) d'un turbo codeur-d...
Cet article présente les derniers résultats concernant les turbo codes en blocs, obtenus à partir de...
Un générateur matériel de bruit blanc gaussien de "bonne qualité" est développé sur une cible FPGA, ...
L'implémentation de l'algorithme MAP (ou BCJR, APP,...) requiert une mémoire de sauvegarde des proba...
Les décodeurs basés sur les algorithmes génétiques (AG) appliqués aux codes BCH ont de bonnes perfor...
Les performances des turbo codes pour des faibles taux d'erreurs binaires (10-7 à 10-10) ne sont pas...
- Cet article propose un récepteur itératif de faible complexité pour les transmissions multicodes d...
Cette étude est réalisée dans le cadre des réunions de travail du GDR PRC ISIS du CNRS (opération 6....
National audienceCet article étudie la conception d'un opérateur reconfigurable à grain moyen fortem...
- Les séquences complexes, comparées aux séquences binaires présentent de bonnes performances en ter...
National audienceUn simulateur matériel permet de reproduire un canal radio souhaité et de tester au...
Cet article présente une amélioration des étages de synchronisation et de poursuite d’un système de ...
Ce papier présente une nouvelle technique de synchronisation de systèmes exploitant des turbo-codes ...