Cet article présente l'architecture et les performances d'un circuit intégré à application spécifique (ASIC) qui permet la simulation d'un canal gaussien à des rapports signal à bruit programmables, dans une grande plage de bruit (entre -5 et +15 dB, par pas de 0.1 dB). Ce circuit, construit autour d'algorithmes numériques, se substitue complètement au banc de caractérisation analogique du canal. Le générateur numérique, implanté sur une technologie CMOS précaractérisé 1μm à deux niveaux de métal, fournit plus de 40 millions d'échantillons de bruit blanc gaussien par seconde
On présente une étude préliminaire concernant trois circuits de traitement du signal actuellement en...
Cette thèse porte sur la conception d un circuit intégré CMOS pour l électronique de lecture de capt...
Article de synthèseCet article traite des principes généraux mis en œuvre dans la réalisation desopé...
International audienceCet article présente un circuit de démodulation pondéré MAQ16. Ce circuit, qui...
Cette thèse présente la conception d'un accélérateur matériel dédié à la simulation de circuits inté...
Cette thèse présente la conception d'un accélérateur matériel dédié à la simulation de circuits inté...
Cette thèse présente la conception d'un accélérateur matériel dédié à la simulation de circuits inté...
Cet article présente les intérêts de la technologie CMOS SOI pour les applications micro-ondes faibl...
Cet article aborde l'intégration sur silicium d'un algorithme original de décodage itératif des code...
L’objectif de cet article est de montrer comment concevoir un prototype rapide d’amplificateur opéra...
Cet article présente une nouvelle famille d'architectures permettant d'implanter sur silicium une gr...
Le développement des techniques d'intégration permet de réaliser des circuits de 10**(5) a 10**(6) t...
Le développement des techniques d'intégration permet de réaliser des circuits de 10**(5) a 10**(6) t...
Le développement des techniques d'intégration permet de réaliser des circuits de 10**(5) a 10**(6) t...
Article de synthèseCet article traite des principes généraux mis en œuvre dans la réalisation desopé...
On présente une étude préliminaire concernant trois circuits de traitement du signal actuellement en...
Cette thèse porte sur la conception d un circuit intégré CMOS pour l électronique de lecture de capt...
Article de synthèseCet article traite des principes généraux mis en œuvre dans la réalisation desopé...
International audienceCet article présente un circuit de démodulation pondéré MAQ16. Ce circuit, qui...
Cette thèse présente la conception d'un accélérateur matériel dédié à la simulation de circuits inté...
Cette thèse présente la conception d'un accélérateur matériel dédié à la simulation de circuits inté...
Cette thèse présente la conception d'un accélérateur matériel dédié à la simulation de circuits inté...
Cet article présente les intérêts de la technologie CMOS SOI pour les applications micro-ondes faibl...
Cet article aborde l'intégration sur silicium d'un algorithme original de décodage itératif des code...
L’objectif de cet article est de montrer comment concevoir un prototype rapide d’amplificateur opéra...
Cet article présente une nouvelle famille d'architectures permettant d'implanter sur silicium une gr...
Le développement des techniques d'intégration permet de réaliser des circuits de 10**(5) a 10**(6) t...
Le développement des techniques d'intégration permet de réaliser des circuits de 10**(5) a 10**(6) t...
Le développement des techniques d'intégration permet de réaliser des circuits de 10**(5) a 10**(6) t...
Article de synthèseCet article traite des principes généraux mis en œuvre dans la réalisation desopé...
On présente une étude préliminaire concernant trois circuits de traitement du signal actuellement en...
Cette thèse porte sur la conception d un circuit intégré CMOS pour l électronique de lecture de capt...
Article de synthèseCet article traite des principes généraux mis en œuvre dans la réalisation desopé...