En este artículo se hace la descripción del diseño de un filtro digital tipo FIR de 64 coeficientes y ocho bits de ancho de datos, que presenta características de reconfiguración de coeficientes sin necesidad de reiniciar el sistema. Posee ocho velocidades de muestreo para su funcionamiento, que pueden ser determinadas por el usuario desde el hardware. Este sistema ha sido implementado en un FPGA (SPARTAN 10XL) y posee un software que realiza el cálculo de los coeficientes del filtro y la reconfiguracion del hardware
Actualmente la obtención en FPGA (Field Programmable Gate Array) de módulos independientes para apli...
En este trabajo se analiza el diseño e implementación de un sistema electrónico, en base a FPGAs, qu...
El presente trabajo resume el proceso de implementación y calibración de un convertidor de tiempo a ...
En este artículo se hace la descripción del diseño de un filtro digital tipo FIR de 64 coeficientes ...
Contiene: Sistemas digitales electrónicos complejos; Familias de FPGA; Spartan 3 E; Otros sistemas l...
La recuperación de la señal de reloj y de datos CDR es un subsistema importante de cada dispositivo ...
En el present projecte es pretén mostrar com treballen conjuntament un microcontrolador, una FPGA i ...
Este proyecto pretende optimizar los procesos de detección y reconocimiento de rostros que funcionan...
"El empleo de FPGAs (Field Programmable Gate Array) tiene ciertas ventajas, entre ellas la flexibil...
En este artículo se muestran varias implementaciones de algoritmos y diseños de unidades aceleradora...
Este trabajo presenta el diseño e implementación de una arquitectura flexible que realiza las operac...
El proyecto que se presenta a continuación, consiste en la implementación digital de dos algoritmos ...
El presente proyecto tiene por objeto el estudio, desarrollo y prueba de circuitos digitales usados ...
El objetivo global de este proyecto fin de carrera es realizar el diseño de arquitecturas hardware t...
Este artículo presenta el trabajo que se está realizando para obtener una implementación de redes se...
Actualmente la obtención en FPGA (Field Programmable Gate Array) de módulos independientes para apli...
En este trabajo se analiza el diseño e implementación de un sistema electrónico, en base a FPGAs, qu...
El presente trabajo resume el proceso de implementación y calibración de un convertidor de tiempo a ...
En este artículo se hace la descripción del diseño de un filtro digital tipo FIR de 64 coeficientes ...
Contiene: Sistemas digitales electrónicos complejos; Familias de FPGA; Spartan 3 E; Otros sistemas l...
La recuperación de la señal de reloj y de datos CDR es un subsistema importante de cada dispositivo ...
En el present projecte es pretén mostrar com treballen conjuntament un microcontrolador, una FPGA i ...
Este proyecto pretende optimizar los procesos de detección y reconocimiento de rostros que funcionan...
"El empleo de FPGAs (Field Programmable Gate Array) tiene ciertas ventajas, entre ellas la flexibil...
En este artículo se muestran varias implementaciones de algoritmos y diseños de unidades aceleradora...
Este trabajo presenta el diseño e implementación de una arquitectura flexible que realiza las operac...
El proyecto que se presenta a continuación, consiste en la implementación digital de dos algoritmos ...
El presente proyecto tiene por objeto el estudio, desarrollo y prueba de circuitos digitales usados ...
El objetivo global de este proyecto fin de carrera es realizar el diseño de arquitecturas hardware t...
Este artículo presenta el trabajo que se está realizando para obtener una implementación de redes se...
Actualmente la obtención en FPGA (Field Programmable Gate Array) de módulos independientes para apli...
En este trabajo se analiza el diseño e implementación de un sistema electrónico, en base a FPGAs, qu...
El presente trabajo resume el proceso de implementación y calibración de un convertidor de tiempo a ...